Anda di halaman 1dari 12

PENGISIAN DAN

PENGOSONGAN
KAPASITOR
Rangkaian RC adalah rangkaian yang terdiri atas hambatan (R) dan kapasitor (C)
yang dihubungkan dengan sumber tegangan DC.

pengisian kapasitor

proses dalam
rangkaian RC
pengosongan kapasitor

Arus yang terkait dengan pengisian dan pengosongan kapasitor dinamakan arus
transien
Pengisian Muatan (Charge)
C R C I R

+q -q

S S

e e

Pada proses pengisian diasumsikan Saat saklar ditutup pada t = 0 dan


bahwa kapasitor mula-mula tidak muatan mengalir melalui resistor dan
bermuatan. mengisi kapasitor

𝑞 𝑡 = 𝐶𝜀 1 − 𝑐 −𝑡/𝑅𝐶 = 𝑄𝐶𝜀 1 − 𝑐 −𝑡/𝑅𝐶 …………………..(1) 𝜏 = 𝑅𝐶


arus dan potensial pada kapasitor sebagai potensial fungsi waktu

𝐼 𝑡 = 𝐼0 𝑒 −𝑡/𝜏 …………………..(2)

Ketika arus mengalir arus ini tidak tetap karena ada penyekat dielektrik
saklar S ke dalam sehingga arus menurun ketika muatan pada
ditutup kapasitor kapasitor meninggi sampai VC = VS, ketika i = 0.

𝑉𝐶 = 𝑉𝑆 1 − 𝑒 −𝑡/𝜏 …………………..(3)

Jika muatan dalam kapasitor adalah Q dan arus rangkaian


C I R adalah i, maka aturan simpal Kirchoff memberikan :
+q -q
𝑄
S 𝜀 − 𝑉𝑐 − 𝑉𝑅 = 0 𝜀 − − 𝑖𝑅 = 0
𝐶
e
Dalam rangkaian ini arus sama dengan laju peningkatan
muatan kapasitor 𝑖 = 𝑑𝑄Τ𝑑𝑡
𝑄 𝑑𝑄 𝑑𝑡 𝑑𝑄
𝜀− = 𝑅 න =න
𝐶 𝑑𝑡 𝑅𝐶 𝐶𝜀 − 𝑄
𝑄 𝑑𝑄
𝐶 𝜀− = 𝑅𝐶 𝑡 𝑑𝑄
𝐶 𝑑𝑡
+𝐴 =න
𝑅𝐶 𝐶𝜀 − 𝑄
𝑑𝑄
𝐶𝜀 − 𝑄 = 𝑅𝐶
𝑑𝑡 𝑢 = 𝐶𝜀 − 𝑄
𝑑𝑄 𝑑𝑢
𝑑𝑡 𝑑𝑡 𝑑𝑄 න = −න
𝐶𝜀 − 𝑄 = 𝑅𝐶 𝐶𝜀 − 𝑄 𝑢 𝑑𝑢
= −1
𝑅𝐶 𝑅𝐶 𝑑𝑡 𝑑𝑄
𝑑𝑄
න = − ln 𝑢 𝑑𝑢 = −𝑑𝑄
𝐶𝜀 − 𝑄
𝑑𝑡 𝑑𝑄
= 𝑑𝑄
𝑅𝐶 𝐶𝜀 − 𝑄 න = − ln 𝐶𝜀 − 𝑄
𝐶𝜀 − 𝑄
𝑡 𝑡
−𝑅𝐶
+ 𝐴 = − ln 𝐶𝜀 − 𝑄 𝑄 𝑡 = 𝐶𝜀 1 −𝑒
𝑅𝐶

𝑡 𝑄 −
𝑡
𝐶𝜀 − 𝑄 = 𝑒 𝑅𝐶 +𝐴 = 𝜀 1 − 𝑒 𝑅𝐶
𝐶
𝑡 𝑡
−𝐴 −𝑅𝐶 −𝑅𝐶
𝐶𝜀 − 𝑄 = 𝑒 𝑒 𝜀 𝑡 =𝜀 1 −𝑒
𝑡
−𝑅𝐶
𝑄 = 𝐶𝜀 − 𝐵𝑒 𝑡
−𝑅𝐶 1
𝑖= −𝐶𝜀𝑒 −
Misalkan B adalah keadaan awal (t=0) 𝑅𝐶 𝑑𝑄
𝜀 𝑡 𝑖=
dimana kapasitor dalam keadaan kosong − 𝑑𝑡
𝑖= 𝑒 𝑅𝐶 𝑡
(Q=0) 𝑅 𝑑𝑄 𝑑 𝐶𝜀 𝑑 𝐶𝜀𝑒 −𝑅𝐶

0 = 𝐶𝜀 − 𝐵 𝑡 = −
−𝑅𝐶 𝑑𝑡 𝑑𝑡 𝑑𝑡
𝑖 𝑡 = 𝑖0 𝑒
B = 𝐶𝜀
𝑡
−𝑅𝐶
𝑄 = 𝐶𝜀 − 𝐶𝜀𝑒
• Pada persamaan akhir, muatan Q dan tegangan antara kedua kaki kapasitor
semakin lama semakin naik hingga pada nilai tertentu dengan kata lain
kapasitor telah terisi penuh.
• Pada persamaan arus semakin lama semakin mengecil hingga nol yang
menandakan bahwa kapasitor telah terisi penuh.
Plot grafik arus dan tegangan pada kapasitor sebagai fungsi waktu ketika
proses pengisian muatan adalah sebagai berikut
I VC
e
I 0-e /R
e(1 - e -1 ) =RC

I0/ e

 t  t
Pengosongan Muatan (Discharge)

Potensial mula-mula kapasitor adalah 𝑉𝐶 = 𝑄 Τ𝐶 sedangkan potensial pada


resistor sama dengan nol. Setelah t = 0, mulai tejadi pelepasan muatan dari
kapasitor.
C R C R

+Q -Q +q -q
S S
I

Ketika saklar S dibuka, arus mengalir Kalau dihubungkan dengan sirkuit AC


dari salah satu sisi kapasitor yang (bolak-balik), kapasitor akan terisi oleh
mengandung muatan listrik ke sisi yang tegangan searah dan kemudian menutup
lainnya. Ketika VC menjadi nol maka aliran arus selanjutnya kapasitor akan
arus juga menghilang. terisi dan kosong secara kontinu dan
arus bolak-balik mengalir dalam sirkuit
Berdasarkan hukum Kirchhoff berlaku muatan sebagai fungsi waktu ditulis sebagai:
𝑡
−𝑅𝐶
𝑞 𝑡 = 𝑄𝑒

Potensial dan arus pada kapasitor sebagai fungsi waktu dapat ditulis menjadi :

𝑞 𝑡 𝑄 −𝑡
𝑉𝐶 𝑡 = = 𝑒 𝑅𝐶 atau 𝑉𝐶 = 𝑉𝑆 𝑒 −𝑡/𝑅𝐶
𝐶 𝐶
𝑑𝑞 𝑄 −𝑡 −
𝑡
𝐼 𝑡 = = 𝑒 𝑅𝐶 = 𝐼0 𝑒 𝑅𝐶
𝑑𝑡 𝑅𝐶

Besarnya arus yang mengalir sama dengan laju pengurangan muatan sehingga
𝑑𝑄
𝐼=
𝑑𝑡
Jika tegangan pada resistor adalah IR dan tegangan kapasitor adalah Q/C maka
aturan simpal kirchoff memberikan
Jika keadaan awal pada saat t=0 muatan
𝑄𝐶 − 𝐼𝑅 = 0 𝑑𝑡 𝑑𝑄 1 𝑑𝑡 dalam kapasitor adalah Q = Qo
=− 𝑄
𝑄 𝑑𝑡 𝑅𝐶 𝑄 0
𝑑𝑄 𝑄 0 = 𝐵𝑒 − 𝑅𝐶
𝑄𝐶 − 𝑅=0 𝑑𝑄 1
𝑑𝑡
න = න− 𝑑𝑡 𝑄0 = 𝐵
𝑄 𝑅𝐶
𝑑𝑄 1 𝑡
− 𝑅𝐶
=− 𝑄 𝑄 𝑡 = 𝑄0 𝑒
𝑑𝑡 𝑅𝐶 𝑡
ln 𝑄 = − +𝐴 𝑡
𝑅𝐶 𝑄 𝑡 = 𝑄0 𝑒 −
𝜏
𝑡
𝐴 −𝑅𝐶
𝑄= 𝑒 𝑒
Nilai =RC ini disebut konstanta waktu yaitu
𝐵 = 𝑒𝐴 𝑡 waktu yang dibutuhkan muatan untuk
−𝑅𝐶
𝑄= 𝐵𝑒 berkurang menjadi 1/e dari nilai awalnya.
𝑡

𝑉𝐶 = 𝑉0 𝑒 𝑅𝐶 • Jika suatu rangkaian RC diberi tegangan
𝑄0 DC maka muatan listrik pada kapasitor
𝑉0 =
𝐶 tidak akan langsung terisi penuh, akan
𝑡 tetapi membutuhkan waktu untuk
−𝑅𝐶
𝐼= 𝐼0 𝑒 mencapai muatan listrik pada kapasitor
VC
I tersebut penuh.
• Setelah muatan listrik penuh dan
sumber tegangan dilepas maka muatan
V0=Q/C I0=Q/RC listrik pada kapasitor tidak akan
langsung kosong akan tetapi
membutuhkan waktu untuk mencapai
muatan listrik pada kapasitor kosong.

V0/e I 0/e

 t  t
Waktu yang diperlukan untuk pengisian dan pengosongan kapasitor bergantung
kepada besar RC yang disebut konstanta waktu (time constant) yaitu :  = R.C

Nilai perubahan variabel


1 untuk menentukan besar waktu
∆= 𝑋𝑓 − 𝑋𝑖 1− yang dibutuhkan untuk perubahan
𝑒 𝑡/𝜏
tertentu
dimana :
 = nilai perubahan 1
Xf = nilai akhir variable 𝑡 = 𝜏 ln

1−
Xi = nilai awal variabel 𝑋𝑓 − 𝑋𝑖
e = nilai euler (2,7182818)
t = waktu dalam satuan detik
 = konstanta waktu dalam satuan detik

Anda mungkin juga menyukai