Anda di halaman 1dari 16

LAPORAN PRATIKUM TEKNIK DIGITAL

Disusun Oleh:

Nama : Salsabila Shafa


Nim : 2005062041
Kelas : TK-2D
Judul Laporan : RS - FLIP-FLOP CLOCKED
Tanggal percobaan : 14 April 2021
Tanggal penyerahan : 21 April 2021
Dosen pembimbing : Bakti V. Sundawa, ST, MT
Ir. Elfrida Hutajulu, MT

PROGRAM STUDI TEKNIK TELEKOMUNIKASI


POLITEKNIK NEGERI MEDAN
TA : 2020/2021
KATA PENGANTAR

Puji syukur kami panjatkan kepada Tuhan Yang Maha Esa yang telah memberikan
kesempatan, kekuatan dan kesehatan untuk bisa melaksanakan Praktikum Teknik Digital.
Laporan ini ditunjukkan untuk memenuhi tugas dan kebutuhan informasi yang diperlukan
oleh para mahasiswa yang akan terlibat dalam proses belajar mengajar.
Saya menyadari amatlah terbatas pengetahuan dan kemampuan saya dalam menulis
laporan ini. Saya mengharapkan adanya kritik dan saran yang dapat membangun, agar
menjadi koreksi dalam laporan saya. Demikian laporan ini saya buat, semoga dapat
bermanfaat bagi segala pihak yang membaca.

Medan, 15 April 2021

2
DAFTAR ISI

Kata Pengantar.....................................................................i
Daftar Isi...............................................................................ii
RS – FF CLOCKED
I. Tujuan...............................................................................
1
II. Dasar
Teori......................................................................1
III. Peralatan Dan Komponen...............................................2
IV. Langkah Kerja.................................................................2
V. Diagram Rangkaian.........................................................3
VI. Tabel Pengamatan...........................................................4
VII. Analisa Rangkaian.........................................................5
VIII.Analisis Data.................................................................10
IX. Tugas / Pertanyaan..........................................................11
X. Kesimpulan .....................................................................13

3
R S – FF CLOCKED

I. TUJUAN
1. Membangun dan mengamati operasi logika RS-FF NAND gate dan RS-FF NOR
gate yang mempunyai input CLK (RS-FF CLOCKED).
2. Membuktikan fungsi operasi logika dari RS-FF CLOCKED.
3. Menggambarkan diagram waktu dari RS-FF CLOCKED.

II. DASAR TEORI


Tipe lain dari RS-FF adalah FF yang memiliki sebuah terminal input untuk pulsa
CLK. Fungsi dari pulsa ini adalah untuk mengaktifkan FF sehingga diperoleh keadaan output
yang sesuai dengan keadaan R dan S yang diberikan pada RS tersebut.
Apabila sebuah FF dipengaruhi oleh sebuah perubahan pulsa dari logika “1” ke “0”
atau tejadi transisi CK negatif maka FF tersebut dikatakan aktif RENDAH. Sedangkan FF
aktif terjadi pada saat terjadi transisi CK positif, yaitu dari “0” ke”1” maka ikatan flip-flop
tersebut aktif TINGGI.
Seprti halnya RS-FF dasar, FF ini juga dapat dibangun dengan gate-gate dasar. Salah
satu contoh FF jenis ini yang dibangun dengan NAND gate diperlihatkan pada diagram
rangkaian gambar 11(a). Apabila gambar tersebut dianalisis maka dapat dimengerti bahwa FF
tidak akan dipengaruhi oleh pulsa transisi negatif karena output NAND gate 1 dan 2 akan
berlogika 1 bila input CK diberi logika “0”. Jadi FF ini tidak akan berubah keadaan outputnya
bila mengalami transisi negatif, yang berarti FF tersebut keaadan memory.
Selanjutnya bila output CLk diberi logika “1”maka keada outputnya ditentukan oleh
input R dan S. Artinya FF ini akan bekerja bila mendapat pulsa transisi positif. Misalnya bila
R = 0 dan S = 1 maka akan dihasilkan keadaan keluaran Q = 1.
Flip-flop yang dibangun dengan NOR gate serti diagaram rangkaian gambar 11(b)
dapat dimengerti bahwa bila dalam CLK dalam keadaan 1 maka output tidak akan berubah
atau sama dengan keadaan sebelumnya (memory). Sedangkan bila diberi logika “0” maka
outputnya bergantung kepada input R dan S.
Jadi bila terjadi transisi pulsa negatif pada input CK sedangkan R = 0 dan S = 1 maka
akan diperoleh output Q = 0. sebaliknya bila R = 1 dan S = 0 dan terjadi transisi negatif maka
otuput Q = 1.

1
III. PERALATAN DAN KOMPONEN

1. Power supply : 1 buah


2. Protoboard : 1buah
3. Multimeter digital : 1 buah
4. Multimeter analog : 1 buah
5. Climtest : 2 pasang
6. Resistor 220 Ohm : 1 buah
7. IC 7400 : 1 buah
7402 : 1 buah
7. Kabel penghubung : secukupnya

IV. LANGKAH KERJA


1. Buat rangkaian seperti diagram rangkaian gambar 11(a).
2. Periksa rangkaian, bila telah benar hidupkan power suplly.
3. Berikan keadaan input R, S dan CLK sesuai dengan tabel pengamatan.
4. Amati output dan mencatat hasil pengamatan untuk setiap keadaan output.
5. Ulangi langkah kerja (3) dan (4) untuk diagram rangkaian gambar 11(b).
6. Buka rangkaian dan kembalikan peralatan dan buat laporan sementara.

2
V. DIAGRAM RANGKAIAN

5
Vc V
c
14
S Q
R

CLK
R
Q
R
7

(a)

5
V
14
---
R
S Q

CLK
R
Q
R
7

(b)
Gambar
11

3
VI TABEL PENGAMATAN

Gambar 11 (a)
S R CLK Q Q́
0 0 0 0 0
0 0 1 0 0
0 1 0 0 1
0 1 1 0 1
1 0 0 1 0
1 0 1 1 0
1 1 0 1 0
1 1 1 0 0

Gambar 11 (b)

S R CLK Q́ Q
0 0 0 0 0
0 0 1 0 0
0 1 0 0 1
0 1 1 0 1
1 0 0 1 0
1 0 1 1 0
1 1 0 1 0
1 1 1 0 0

4
VII. ANALISIS RANGKAIAN

Gambar Rangkaian 11 a

5
6
Gambar rangkaian 11 b

7
8
9
VIII. ANALISIS DATA

10
IX. TUGAS / PERTANYAAN

1. Dari hasil pengamatan buatlah tabel kebenaran untuk kedua FF.

Jawab :
Gambar 11 (a)
S R CLK Q Q́ Keadaan

NO
0 0 0 0 0
CHANGE
0 0 1 0 0 M
0 1 0 0 1 M
0 1 1 0 1 1
1 0 0 1 0 1
1 0 1 1 0 1
1 1 0 1 0 1
1 1 1 0 0 INVALID

Gambar 11 (b)

S R CLK Q́ Q Keadaan
NO
0 0 0 0 0
CHANGE
0 0 1 0 0 M
0 1 0 0 1 1
0 1 1 0 1 1
1 0 0 1 0 1
1 0 1 1 0 1
1 1 0 1 0 M

1 1 1 0 0
INVALID

11
2. Jelaskan perbedaan antara RS-FF dengan RS-FF CLOCKED!
Jawab :
Reset set (RS) - FF adalah rangkaian memori dasar yang mempunyai dua output yang
berlawanan yaitu : Q dan Q́ . Sedangkan RS-FF CLOCKED adalah FF yang mempunyai
sebuah terminal input untuk pulsa CLK. Fungsi dari pulsa ini adalah untuk mengaktifkan
FF sehingga diperoleh keadaan output yang sesuai dengan keadaan R dan S yang
diberikan pada RS tersebut.

3. Dari hasil pengamatan, jelaskan apakah perbedaan antara kedua FF dari


gambar 11(a) dengan 11(b)?

Jawab :
Pada FF yang dibangun dengan NAND gate, pada diagram rangkaian gambar 11 (a). FF
tidak akan dipengaruhi oleh pulsa transisi negatif karena outpun CK diberi logika “0”. Jadi
FF ini tidak akan berubah keadaan outputya bila mengalami transisi negatif, yang berarti
FF tersebut keadaan memory.Bila output CLK diberi logika ”1” maka keadaan outputnya
ditentukan oleh input R dan S. Artinya FF ini akan bekerja bila mendapat pulsa transisi
positif. Misalnya bila R = 0 dan S = 1 maka akan dihasilkan keadaan keluaran Q = 1.
Sedangkan pada FF yang dibangun dengan NOR gate seri diagram rangkaian gambar
11(b)bila dalam CLK dalam keadaan 1 maka outputnya tidak akan berubah atau sama
dengan keadaan sebelumnya (memory). Sedangkan bila diberi logika “0” maka outputnya
bergantung kepada input R dan S. Bila terjadi transisi pulsa negatif pada input CK
sedangkan R =0 dan S = 1 maka akan diperoleh output Q = 0. Sebaliknya bila R = 1 dan S
= 0 dan terjadi transisi negatif maka output Q = 1.

4. Gambarkan diagram waktu dari tabel hasil pengamatan 11(a) dan 11(b).
Jawab :

12
X. KESIMPULAN

13

Anda mungkin juga menyukai