Disusun Oleh:
Puji syukur kami panjatkan kepada Tuhan Yang Maha Esa yang telah memberikan
kesempatan, kekuatan dan kesehatan untuk bisa melaksanakan Praktikum Teknik Digital.
Laporan ini ditunjukkan untuk memenuhi tugas dan kebutuhan informasi yang diperlukan
oleh para mahasiswa yang akan terlibat dalam proses belajar mengajar.
Saya menyadari amatlah terbatas pengetahuan dan kemampuan saya dalam menulis
laporan ini. Saya mengharapkan adanya kritik dan saran yang dapat membangun, agar
menjadi koreksi dalam laporan saya. Demikian laporan ini saya buat, semoga dapat
bermanfaat bagi segala pihak yang membaca.
2
DAFTAR ISI
Kata Pengantar.....................................................................i
Daftar Isi...............................................................................ii
RS – FF CLOCKED
I. Tujuan...............................................................................
1
II. Dasar
Teori......................................................................1
III. Peralatan Dan Komponen...............................................2
IV. Langkah Kerja.................................................................2
V. Diagram Rangkaian.........................................................3
VI. Tabel Pengamatan...........................................................4
VII. Analisa Rangkaian.........................................................5
VIII.Analisis Data.................................................................10
IX. Tugas / Pertanyaan..........................................................11
X. Kesimpulan .....................................................................13
3
R S – FF CLOCKED
I. TUJUAN
1. Membangun dan mengamati operasi logika RS-FF NAND gate dan RS-FF NOR
gate yang mempunyai input CLK (RS-FF CLOCKED).
2. Membuktikan fungsi operasi logika dari RS-FF CLOCKED.
3. Menggambarkan diagram waktu dari RS-FF CLOCKED.
1
III. PERALATAN DAN KOMPONEN
2
V. DIAGRAM RANGKAIAN
5
Vc V
c
14
S Q
R
CLK
R
Q
R
7
(a)
5
V
14
---
R
S Q
CLK
R
Q
R
7
(b)
Gambar
11
3
VI TABEL PENGAMATAN
Gambar 11 (a)
S R CLK Q Q́
0 0 0 0 0
0 0 1 0 0
0 1 0 0 1
0 1 1 0 1
1 0 0 1 0
1 0 1 1 0
1 1 0 1 0
1 1 1 0 0
Gambar 11 (b)
S R CLK Q́ Q
0 0 0 0 0
0 0 1 0 0
0 1 0 0 1
0 1 1 0 1
1 0 0 1 0
1 0 1 1 0
1 1 0 1 0
1 1 1 0 0
4
VII. ANALISIS RANGKAIAN
Gambar Rangkaian 11 a
5
6
Gambar rangkaian 11 b
7
8
9
VIII. ANALISIS DATA
10
IX. TUGAS / PERTANYAAN
Jawab :
Gambar 11 (a)
S R CLK Q Q́ Keadaan
NO
0 0 0 0 0
CHANGE
0 0 1 0 0 M
0 1 0 0 1 M
0 1 1 0 1 1
1 0 0 1 0 1
1 0 1 1 0 1
1 1 0 1 0 1
1 1 1 0 0 INVALID
Gambar 11 (b)
S R CLK Q́ Q Keadaan
NO
0 0 0 0 0
CHANGE
0 0 1 0 0 M
0 1 0 0 1 1
0 1 1 0 1 1
1 0 0 1 0 1
1 0 1 1 0 1
1 1 0 1 0 M
1 1 1 0 0
INVALID
11
2. Jelaskan perbedaan antara RS-FF dengan RS-FF CLOCKED!
Jawab :
Reset set (RS) - FF adalah rangkaian memori dasar yang mempunyai dua output yang
berlawanan yaitu : Q dan Q́ . Sedangkan RS-FF CLOCKED adalah FF yang mempunyai
sebuah terminal input untuk pulsa CLK. Fungsi dari pulsa ini adalah untuk mengaktifkan
FF sehingga diperoleh keadaan output yang sesuai dengan keadaan R dan S yang
diberikan pada RS tersebut.
Jawab :
Pada FF yang dibangun dengan NAND gate, pada diagram rangkaian gambar 11 (a). FF
tidak akan dipengaruhi oleh pulsa transisi negatif karena outpun CK diberi logika “0”. Jadi
FF ini tidak akan berubah keadaan outputya bila mengalami transisi negatif, yang berarti
FF tersebut keadaan memory.Bila output CLK diberi logika ”1” maka keadaan outputnya
ditentukan oleh input R dan S. Artinya FF ini akan bekerja bila mendapat pulsa transisi
positif. Misalnya bila R = 0 dan S = 1 maka akan dihasilkan keadaan keluaran Q = 1.
Sedangkan pada FF yang dibangun dengan NOR gate seri diagram rangkaian gambar
11(b)bila dalam CLK dalam keadaan 1 maka outputnya tidak akan berubah atau sama
dengan keadaan sebelumnya (memory). Sedangkan bila diberi logika “0” maka outputnya
bergantung kepada input R dan S. Bila terjadi transisi pulsa negatif pada input CK
sedangkan R =0 dan S = 1 maka akan diperoleh output Q = 0. Sebaliknya bila R = 1 dan S
= 0 dan terjadi transisi negatif maka output Q = 1.
4. Gambarkan diagram waktu dari tabel hasil pengamatan 11(a) dan 11(b).
Jawab :
12
X. KESIMPULAN
13