Anda di halaman 1dari 27

PERCOBAAN I

GERBANG LOGIKA

A. TUJUAN PERCOBAAN
1. Mengenal jenis-jenis gerbang (gate) yang ada.
2. Mengetahui cara kerja jenis-jenis gerbang (gate) dengan melihat tabel
kebenaran.
B. ALAT DAN BAHAN
1. Satu unitrain
- Extended supply SO4203-2D
- Power supply SO4203-2A
- Unitrain interface SO4203-2A
- Unitrain experimenter SO4023-2B
2. Kabel jumper
3. Satu unit komputer
4. Unitrain card logic gate SO4203-GA
C. DASAR TEORI
C.1 Rangkaian Logika, Gerbang Logika dan Jenis-Jenis Gerbang Logika
Rangkaian logika tercipta dari hubungan beberapa gerbang (gate) logika.
Rangkaian logika beroperasi secara digital, keluaran dari suatu rangkaian logika
ditentukan oleh karakteristik dan hubungan dari gerbang-gerbang yang digunakan.
Gerbang logika adalah suatu bagian dalam bidang elektronika dan matematik
boolean yang mengubah satu atau lebih input logika menjadi sinyal output logika.
Logika merupakan dasar dari semua proses pemikiran (reasoning). Untuk
menggabungkan beberapa logika, diperlukan operator logika dan untuk
membuktikan kebenaran dari sebuah logika, diperlukan tabel kebenaran.
Gerbang logika digunakan untuk menyusun sistem digital, terdapat tiga
operasi logika dasar yaitu NOT, AND, dan OR. Sedangkan gerbang NAND,
NOR, XOR dan X-NOR merupakan gerbang yang dibentuk dari gabungan
beberapa gerbang dasar.
C.1.1 Gerbang NOT
Gerbang NOT atau bisa disebut juga dengan pembalik (inverter)
mempunyai fungsi untuk mengubah logika tegangan input-nya menjadi
kebalikannya pada output-nya. Inverter (pembalik) adalah sebuah gerbang dengan
satu sinyal masukan dan satu sinyal keluaran, dimana kondisi keluarannya selalu
berlawanan dengan kondisi masukannya. Proses membalik artinya mengubah
keadaan menjadi lawannya. Dalam konteks logika tegangan, di mana hanya ada
dua kondisi, yaitu tinggi dan rendah (1 dan 0), maka membalik logika tegangan
berarti mengubah “1” menjadi “0” atau sebaliknya mengubah “0” menjadi “1”.
Berikut simbol atau tanda dari gerbang NOT.

Gambar 1.1 Simbol Gerbang NOT


Berdasarkan rangkaian di atas dapat dilihat bahwa output menyala atau
memiliki logika 1 (High). Kondisi tersebut disebabkan oleh input yang akan
dibalik ketika memasuki gerbang NOT sehingga output berlogika 1 (High) dan
menyebabkan Red Probe menyala. Berikut tabel kebenaran dari gerbang NOT.
A (input) Y (output)
0 1
1 0
Tabel 1.1 Tabel Kebenaran NOT
Dari tabel yang disajikan , dapat disimpulkan hasilnya :
 Ketika input berlogika 0, maka output akan berlogika 1
 Ketika input berlogika 1, maka output akan berlogika 0
C.1.2 Gerbang AND
Gerbang AND atau dapat pula disebut gate AND adalah gerbang logika
digital yang memiliki beberapa input dan satu output. Prinsip kerjanya adalah
bahwa semua input harus benar agar output-nya menjadi benar atau bisa
dianalogikan ”semua harus benar”, gerbang AND menghasilkan nilai true (1) jika
semua input-nya adalah true (1), jika tidak, output-nya akan menjadi false (0).
Berikut simbol dan tabel kebenaran.

Gambar 1.2 Simbol Gerbang AND


B A Y
0 0 0
0 1 0
1 0 0
1 1 1

C.1.3 Gerbang OR
Gerbang OR berbeda dengan gerbang NOT yang hanya memiliki satu
input, gerbang ini memiliki paling sedikit 2 jalur input. Artinya input bisa lebih
dari dua, misalnya empat atau delapan. Yang jelas adalah semua gerbang logika
selalu mempunyai hanya satu output. Gerbang OR akan memberikan sinyal
keluaran tinggi jika salah satu atau semua sinyal masukan bernilai tinggi, sehingga
dapat dikatakan bahwa gerbang OR hanya memiliki sinyal keluaran rendah jika
semua sinyal masukan bernilai rendah. Persamaan Logika Y= A+B

Gambar 1.3 Simbol dan Tabel Kebenaran gerbang OR


C.1.4 Gerbang NAND
Gerbang NAND adalah suatu NOT-AND atau suatu fungsi AND yang
dibalikkan. Dengan kata lain bahwa gerbang NAND akan menghasilkan sinyal
keluaran rendah jika semua sinyal masukan bernilai tinggi. Persamaan Logika Y =
A.B
Gambar 1.4 Simbol dan Tabel Kebenaran gerbang NAND
C.1.5 Gerbang NOR
Gerbang NOR adalah suatu NOT-OR, atau suatu fungsi OR yang dibalikkan
sehingga dapat dikatakan bahwa gerbang NOR akan menghasilkan sinyal keluaran
tinggi jika semua sinyal masukanya bernilai rendah. Persamaan Logika Y= A+ B

Gambar 1.5 Simbol dan Tabel Kebenaran gerbang NOR


C.1.6 Gerbang X-OR
Gerbang X-OR akan menghasilkan sinyal keluaran rendah jika semua sinyal
masukan bernilai rendah atau semua masukan bernilai tinggi atau dengan kata lain
bahwa X-OR akan menghasilkan sinyal keluaran rendah jika sinyal masukan
bernilai sama semua. Persamaan logika Y = A⊕B = AB + AB

Gambar 1.6 Simbol dan Tabel Kebenaran gerbang XOR


C.1.7 Gerbang X-NOR
Gerbang X-NOR akan menghasilkan sinyal keluaran tinggi jika semua sinyal
masukan bernilai sama (kebalikan dari gerbang XOR). Persamaan logika Y =
A ⊕ B= AB + AB (Puspita, Ajeng. 2015).
Gambar 1.7 Simbol dan Tabel kebenaran gerbang X-NOR
C.2 Gerbang Universal
Gerbang universal adalah salah satu gerbang dasar yang dirangkai sehingga
menghasilkan output yang sama dengan gerbang dasar lainnya. Adapun gerbang
universal tersebut adalah NAND gate dan NOR gate.
C.2.1 Gerbang NAND sebagai Inverter (Gerbang NOT)
NOT gate dapat dibuat dengan menggunakan NAND gate (Gambar 1.8).
Bila input diberi nilai logika 1 maka output-nya bernilai logika 0 begitu juga
sebaliknya.

Gambar 1.8 Gerbang dan Tabel Kebenaran NAND sebagai gerbang NOT
C.2.2 Gerbang NAND sebagai gerbang AND
Gerbang AND gate dapat dibuat dengan menggunakan NAND gate
(Gambar 1.9). Output dari suatu rangkaian AND gate akan berada pada keadaan
logik 1 jika dan hanya jika semua input-nya pada keadaan logik 1. Dan output
akan berada pada keadaan logik 0 apabila salah satu input-nya atau semuanya
pada keadaan logik 0.
Gambar 1.9 Gerbang dan Tabel Kebenaran NAND sebagai gerbang AND
C.2.3 Gerbang NAND sebagai gerbang OR
Gerbang OR gate dapat dibuat dengan menggunakan NAND gate
(Gambar 1.10). Output dari suatu rangkaian OR gate akan berada pada logik 0
jika dan hanya jika semua input-nya pada keadaan 0. Dan output akan berada pada
keadaan logik 1 apabila salah satu input-nya atau semuanya pada keadaan logik 1.

Gambar 1.10 Gerbang dan Tabel Kebenaran NAND sebagai gerbang OR


C.2.4 Gerbang NAND sebagai gerbang NOR
NOR gate dapat dibuat dengan menggunakan NAND gate. NOR Gate
adalah gabungan dari suatu rangkaian NOT gate yang dipasang pada bagian
output rangkaian OR Gate. Output dari OR gate akan logik 1 jika dan hanya jika
semua input-nya berada pada keadaan 0. Dan output-nya 0 apabila salah satu atau
semuanya input-nya berada pada keadaan logik 1 (Nugraha. 2016).
Gambar 1.11 Gerbang dan Tabel Kebenaran NAND sebagai gerbang NOR
C.3 K-Map
Karnaugh Map atau K-map adalah suatu peralatan grafis yang digunakan untuk
menyederhanakan persamaan logika atau mengkonversikan sebuah table
kebenaran menjadi sebuah rangkaian logika (Arman, 1999, Prima, 2000). Dalam
perancangan rangkaian logika, K-map adalah cara yang paling mudah untuk
penyederhanaan rangkaian logika. K -map merupakan map yang terdiri dari 2n
buah sel, untuk n adalah jumlah variabel dari persamaan yang akan
disederhanakan. Setiap sel mewakili sebuah minterm (variabel-variabel dalam
tabel kebenaran) (Riandini dan Mera Kartika Delimayanti. 2010).
C.4 Teori De Morgan
C.4.1 Teori De Morgan I
Teori ini menyatakan bahwa komplemen dari hasil penjumlahan akan sama
dengan hasil perkalian dari masing-masing komplemen. Teori ini melibatkan
gerbang OR dan AND. Penulisan dalam bentuk fungsi matematisnya sebagai
berikut A + B = A.B
C.4.2 Teori De Morgan II
Teori ini menyatakan bahwa komplemen dari hasil kali akan sama dengan hasil
penjumlahan dari masing-masing komlemen. Teori ini melibatkan gerbang AND
dan OR. Penulisan dalam bentuk fungsi matematisnya sebagai berikut A • B = A
+ B (HSP dan ACN. 2012)
D. LANGKAH PERCOBAAN
D.1 Gerbang NOT
a) Gerbang NOT

- Membuka virtual instrument digital input/output display via menu intrumen I


digital I input dan output atau dengan mengklik pada gambar dibawah ini.

Variable(s) State Logic value

Outputs Q0...Q15

Outputs Q0...Q15
Inputs I0...I15

Inputs I0...I15

b) Gerbang NOT yang di NOT kan


Rakit rangkaian dibawah seperti pada yang di tunjukan di diagram dan
animasi.
D.2 Gerbang AND
a). Gerbang AND
Rakitan rangkaian seperti ditunjukan pada diagram dan animasi.
-membuka virtual instrument digital input / output display via menu pilihan
instrument I digital I input dan output atau dengan mengklik pda gambar di bawah
ini.

Variable(s) State Logic value


b).
Outputs Q0...Q15

Outputs Q0...Q15

Inputs I0...I15

Inputs I0...I15

Gerbang AND dengan satu input di paralelkan


Rakitan rangkaian seperti ditunjukan pada diagram dan animasi.
A•A

c). Gerbang AND dengan input dirangkai secara paralel dan salah satu
inputnya di NOT kan
Rakitan rangkaian seperti ditunjukan pada diagram dan animasi.
A·A
D.3 Gerbang OR
a) Gerbang OR
Rakit rangkaian seperti ditunjukan di diagram dan animasi.

-membuka virtual instrument digital input/output display via menu pilihan


instrument I digital I input dan output atau dengan mengklik pada gambar di
bawah ini
Variable(s) State Logic value

Outputs Q0...Q15

Outputs Q0...Q15

Inputs I0...I15
b)
Inputs I0...I15

Gerbang OR dengan satu input di paralelkan


Rakit rangkaian seperti ditunjukan di diagram dan animasi.

A+A
c) Gerbang OR dengan input dirangkai secara paralel dan salah satu
inputnya di NOT kan
Rakit rangkaian seperti ditunjukan di diagram dan animasi.

A+A
D.4 Gerbang NAND (Not AND)
a) Gerbang NAND
Rakit rangkaian seperti di tunjukan di diagram dan animasi.
-membuka virtual instrument digital input/output display via menu pilihan
instrument I digital I input dan output atau dengan mengklik pada gambar di
bawah ini.

Variable(s) State Logic value

b) Outputs Q0...Q15

Outputs Q0...Q15

Inputs I0...I15

Inputs I0...I15

Gerbang NAND yang di NOT kan


Rakit rangkaian seperti di tunjukan pada diagram dan animasi
c) Gerbang AND yang di NOT kan
Rakit rangkaian seperti di tunjukan pada diagram dan animasi
D.5 Gerbang NOR
a) Gerbang NOR
Rakit rangkaian seperti ditunjukan di diagram dan animasi.

- membuka virtual instrument digital input/output display via menu pilihan


instrument I digital I input dan output atau dengan mengklik pada gambar di
bawah ini.
Variable(s) State Logic value
b)
Outputs Q0...Q15

Outputs Q0...Q15

Inputs I0...I15

Inputs I0...I15

Gerbang NOR yang di NOT kan


Rakit rangkaian seperti di tunjukan pada diagram dan animasi
c) Gerbang OR yang di NOT kan
Rakit rangkaian seperti di tunjukan pada diagram dan animasi
D.6 Gerbang XOR
Rakit rangkaian seperti di tunjukan di diagram dan animasi.
membuka virtual instrument digital input/output display via menu pilihan
instrument I digital I input dan output atau dengan mengklik pada gambar di
bawah ini.

Variable(s) State Logic value

Outputs Q0...Q15
D.7
Outputs Q0...Q15

Inputs I0...I15

Inputs I0...I15

Gerbang XNOR
Merakit sirkuit seperti yang ditunjukkan dalam animasi. Perhatikan bahwa
dalam kasus ini, rangkaian untuk gerbang XNOR dibangun secara tidak
langsung menggunakan gerbang XOR dan NOT. Namun, tersedia rangkaian
IC XNOR untuk keluarga TTL dengan nomor 74LS266 misalnya.

Anda mungkin juga menyukai