NIM : 2009302006
Rangkaian Digital
Menggunakan IC 74LS74 (Flip-Flop Data),IC 74LS73
(Flip-Flop JK), IC 74LS00 (NAnd),IC 74LS08 (And)
By : Ardi Diamanto Dwiputra / Teknik Komputer / 2009302006
Tujuan Praktikum
1) Mahasiswa dapat mendisain rangkaian Flip-Flop
2) Mahasiswa dapat membandingkan antara teori dan hasil praktikum
3) Mahasiswa dapat melaksanaka praktikum dengan menggunakan Software
Electronic WorkBench Version 5.12
Page 2
Teori
Flip-Plop
Page 3
Page 4
Data
1) Percobaan Flip-flop Data (IC 74LS74)
Page 5
Keterangan :
1CLR = Input Clear Flip-flop 1
1D = Input Data 1
1CLK = Input Clock Flip-flop 1
1Pre =Preset1
1Q = Output Flip-flop 1(High)
1Q’ = Output Flip-flop 1(Low)
GND =Ground
2CLR = Input Clear Flip-flop 2
2D = Input Data 2
2CLK = Input Clock Flip-flop 2
2Pre = Preset2
2Q = Output Flip-flop 2(High)
2Q’ = Output Flip-flop 2(Low)
Vcc = Input Vcc
4) Percobaan Flip-flop
RS(Dengan IC 74LS08 AND dan
74LS00 NAND)
Page 7
Analisis Data
Menanalisis dengan menggunakan Software Electronic WorkBench Version 5.12
Apabila Menemukan Data yang tidak sesuai dengan Data di atas kemungkinan:
1. Terdapat rangkaian yang tidak sesuai dengan Teori Data diatas, harap disesuaikan
2. Pengaturan saat melaksanakan Praktikum salah, harap diatur pengaturannya
Kesimpulan
Dari data – data diatas maka diperoleh kesimpulan :
1. Flip-Flop adalah Perangkat Bistabil, yang hanya terdapat berada pada salah satu
statusnya. Jika inputnya tidak ada maka Flip-flop akan tetap mempertahankan
Statusnya, maka Flip-flop juga dikatakan sebagai “memory 1 bit” saja
2. Flip-flop terdiri dari Flip-flop RS, Flip-flop Data, Flip-flop Jk dan Flip-flop Toggle
3. Pada SR Flip – flop terdapat daerah terlarang. Kelemahan SR Flip-flop tersebut tidak
terjadi pada JK Flip – flop. Namun JK Flip – flop jika clock dibuka dalam waktu yang
cukup lama maka akan terjadi race around condition. Kelemahan ini tidak terjadi
pada Master Slave Flip – Flop. Pada prinsipnya, Master Slave Flip-flop hampir sama
dengan JK Flip-flop tapi tanpa terjadi race around condition.
Page 8