Anda di halaman 1dari 8

Laporan 10 Pratikum Sistem Digital

Shift Register

Disusun Oleh :
Nama : Wini Kurnia
NIM : 22076055

Dosen Pengampu
Sartika Anori S. Pd., M. Pd.

Program Studi Pendidikan Teknik Informatika dan Komputer


Departemen Teknik Elektronika
Fakultas Teknik
Universitas Negeri Padang
2022
JOB 10

A. TUJUAN PEMBELAJARAN
1. Mengenal berbagai macam rangkaian shift register yang disusun dari flip-flop J – K dan D.
2. Mengenal rangkaian shift register dalam bentuk IC.

B. MATERI
Shift register merupakan jenis rangkaian logika sekuensial yang dapat digunakan untuk
menyimpan data dan juga dapat mentransfer data tersebut. Rangkaian logika sekuensial dari
shift register akan mengambil data dari saluran input dan kemudian data tersebut akan
dipindahkan atau digeser ke bagian output dalam setiap kali siklus clock.
Shift register pada dasarnya merupakan suatu rangkaian beberapa latch yang disusun
membentuk untaian seri sehingga output dari satu latch akan menjadi input dari latch
berikutnya. Data dapat masuk secara seri yaitu satu per satu baik dari kiri ataupun dari kanan,
dan juga dapat masuk secara bersamaan pada rangkaian paralel.
Jumlah latch yang dibutuhkan untuk membuat sebuah shift register biasanya ditentukan
oleh jumlah bit yang akan disimpan. Secara umum, sebuah shift register terdiri dari 8 bit (1
byte) yang tersusun dari 8 latch. Semua clock pada setiap latch dihubungkan menjadi satu
(common clock) sehingga perangkat akan sinkron pada saat pengoperasian.

C. ALAT DAN BAHAN


a. Digital trainer atau Digital Work.
b. 7474 (flip-flop D), 7473 (flip-flop JK), 5495 (4-Bit Parallel/Serial in, Parallel out Shift
Registers), 74194 (4-Bit Bidirectional Universal Shift Register), 74166 (8-Bit Parallel
In/Serial Out Shift Registers).

D. LANGKAH KERJA
a. Shift Register Seri ke Seri
1. Rangkailah gerbang logika shift regsiter seri ke seri berikut ini :

2. Sambungkan terminal input dengan switch input dan terminal output dengan lampu LED.
3. Sambungkan terminal supply dengan +5 Volt dan ground.
4. Amati dan catat output terhadap kombinasi keadaan input.
b. Shift Register Seri ke Paralel
1. Rangkailah gerbang logika shift register seri ke paralel berikut ini :

2. Sambungkan terminal input dengan switch input dan terminal output dengan lampu LED.
3. Sambungkan terminal supply dengan +5 Volt dan ground.
4. Amati dan catat output terhadap kombinasi keadaan input.

c. Shift Register Paralel ke Seri


1. Rangkailah gerbang logika shift register paralel ke seri berikut ini :

2. Sambungkan terminal input dengan switch input dan terminal output dengan lampu LED.
3. Sambungkan terminal supply dengan +5 Volt dan ground.
4. Amati dan catat output terhadap kombinasi keadaan input.

d. Shift Register Paralel ke Paralel


1. Rangkailah gerbang logika shift register paralel ke paralel berikut ini :

2. Sambungkan terminal input dengan switch input dan terminal output dengan lampu LED.
3. Sambungkan terminal supply dengan +5 Volt dan ground.
4. Amati dan catat output terhadap kombinasi keadaan input.
5. Rangkailah shift register dengan menggunakan IC 5495.
6. Sambungkan terminal input dengan switch input dan terminal output dengan lampu LED.
7. Sambungkan terminal supply dengan +5 Volt dan ground.
8. Amati dan catat output terhadap kombinasi keadaan input.
9. Rangkailah shift register dengan menggunakan IC 74194.
10. Sambungkan terminal input dengan switch input dan terminal output dengan lampu LED.
11. Sambungkan terminal supply dengan +5 Volt dan ground.
12. Amati dan catat output terhadap kombinasi keadaan input.
13. Rangkailah shift register dengan menggunakan IC 74166.
14. Sambungkan terminal input dengan switch input dan terminal output dengan lampu LED.
15. Sambungkan terminal supply dengan +5 Volt dan ground.
16. Amati dan catat output terhadap kombinasi keadaan input.

E. HASIL PRATIKUM
a. Shift Register Seri ke Seri

Tabel Kebanaran Shift Register Seri ke Seri


Clock Q0 Q1 Q2 Q3
0 0 0 0 0
1 1 0 0 0
2 1 1 0 0
3 1 1 1 0
4 1 1 1 1
b. Shift Register Seri ke Paralel

Tabel Kebenaran Shift Register Seri ke Paralel


Clock Input P1 P2 P3 P0
0 0 0 0 0 0
1 1 1 0 0 0
2 1 1 1 0 0
3 0 0 1 1 0
4 1 1 0 1 1
c. Shift Register Paralel ke Seri

Tabel Kebenaran Shift Register Paralel ke Seri


Paralel Data
Clock Load Q3 Q2 Q1 Q0 Output
P3 P2 P1 P0
0 0 0 0 0 0 0 0 0 0 0
1 0 1 1 0 0 1 1 0 0 0 LSB
2 1 1 1 0 0 1 1 1 0 0
3 1 1 1 0 0 1 1 1 1 1
4 1 1 1 0 0 1 1 1 1 1 MSB
d. Shift Register Paralel ke Paralel

Tabel Kebenaran Shift Register Paralel ke Paralel


Paralel Data
Clock Load Q3 Q2 Q1 Q0
P3 P2 P1 P0
0 0 0 0 0 0 0 0 0 0
1 0 1 1 1 1 0 0 0 0
2 1 1 0 0 0 1 0 0 0
3 1 0 1 0 0 0 1 0 0
4 1 0 0 1 0 0 0 1 0
5 1 0 0 0 1 0 0 0 1
6 1 1 1 1 1 1 1 1 1
F. KESIMPULAN
Shift register adalah rangkaian yang terdiri dari rangkaian flip-flop dan gerbang logika
lainnya untuk mengontrol fungsi kerjanya, dimana terdapat proses pergeseran data dengan cara
mengumpankan data. Sebagai contoh, sebuah register geser 4 bit akan menggeser data biner
berurutan sebanyak 4 posisi. Proses bergesernya data yang masuk ke dalam register terjadi
sejalan dengan sinyal pendetak (clock). Setiap kali clock berdetak maka data yang tersimpan
akan bergeser satu posisi, jika clock berdetak lagi, maka data yang tersimpan akan bergeser satu
posisi lagi dan seterusnya.
Cara kerja dari shift register adalah dengan cara menggeser posisi dari data setiap kali
clock berdetak hingga mendapatkan output yang diinginkan oleh si pengguna maupun hasil
yang diharapkan.

G. DAFTAR PUSTAKA
Nahwa, Shoffin. 2016. Modul praktikum sistim digital. Gontor: Universitas Darussalam Gontor.

Anda mungkin juga menyukai