Anda di halaman 1dari 12

MODUL I

PARAMETER GERBANG LOGIKA

Galih Prayoga (120130010)


Asisten : M. Suhendy Martondi Nasution ( 119130167)
Tanggal Percobaan : 4/11/2021
EL2104_E-5_Praktikum_Sistem_Digital_1
Laboratorium Teknik Elektro
Institut Teknologi Sumatera

Abstrak—Praktikum pertama sistem digital dilakukan


II. LANDASAN TEORI
Modul pertama adalah tentang Parameter Gerbang
Logika. Disini praktikan diminta untuk dapat memahami
A. Krakteristik Voltage Transfer
karakteristik logika diantaranya voltage transfer, noise
margin, dan propagation delay. Disini terdapat empat Karakteristik “Static Voltage Transfer” dari sebuah gerbang
percobaan yang masing masing memiliki cara dan tujuan logika adalah plot dari tegangan keluaran gerbang logika Vout
yang berbeda. Percobaan pertama adalah menentukan dibandingkan dengan tegangan masukan gerbang logika Vin .
Voltage transfer dan karakteristik noise margin dari IC Secara matematis kita bisa mendeskripsaikan karakteristik
74LSO4, yang kedua adalah menentukan nilai Nml dan voltage transfer sebagai Vout = f (Vin). Istilah statisk
NMh, percobaan ketiga adalah menentukan delay digunakan disini karena kita tidak memperhitungkan factor
progation dan yang terakhir adalah rangakain waktu yang idantaranya adalah waktu tunda pada gerbang
kombinasional sederhana pada modul Parameter Gerbang logika.
Logika.

Kata Kunci— IC, voltage transfer, noise margin, NM L,


NMH.

I. PENDAHULUAN

Pada praktikum modul 1 ini, praktikaan melakukan


praktikum tentang Parameter Gerbang Logika. Gerbang.
Praktiikan dminta unutk memahami parameter parameter gerbang
logika,dengan melakukan percobaan pada IC 74LS04. Praktikum
kali ini juga di lakukan agar praktikkan memahami noise dan
margins dari gerbang logika. Dengan melakukan rangkaian yang
ada di modul pada rangkaian asli nya yang ada di laboratorium.

Adapun tujuan dari percobaan modul 2 ini ialah :


B. Operating Sistem
1. Mengenal dan memahami beberapa karakteristik dari
gerbang logika diantaranya voltage transfer, niose margin Operating point merupakan nilai dari tegnagan keluaran
dan propagation delay yang dihasilkan oleh gerbang logika yang bisa
2. Mengenal dan memahami parameter dari gerbang logika diidentifikasikan sebagai keluaran LOW atau HIGH.
yaitu operating point yang merepresentasikan range logika Kemudian yang kedua adalah kita bisa mendapatakan nilai
HIGH dan LOW. noise margin. Noise/derau didefinisikan sebagai tegangan
3. Dapat membuat rangkaian kombinasional sederhana efektif dari satu atau lebih masukan gerbang logika yang
menggunakan IC logika CMOS. ditambahkan atau dikurangi terhadap tegangan normal.
Tegangan normal adalah teganag titik operasional yang stabil.
C. Gerbang NAND bernilai LOW atau bernilai HIGH. Karena tegangan keluaran
bergantung pada tegangan masukan maka untuk
Gerbang NAND terdiri dari dua atau lebih masukan dan mendapatkan nilai HIGH operating point secara utuh untuk
sebuah sinyal keluaran. Semua masukan harus berharga keluaran inverter, nilai LOW operating point harus
tinggi untuk menghasilkan keluaran renda. Keluaran akhir menjadimasukan inverter.
adalah hasil operasi NOT - AND dari masukannya.
G. Noise Margin

Jumalh dari tegangan derau efektif yang bisa ditoleransi


oleh input tanpa mengubah nilai keluaran gerbang logika.
Untuk mendapatkan nilai noise margin, kita memerlukan dua
nilai tegangan yang didapatkan dari grafik karakteristik
transfer yaitu dua tegangan input yang memiliki gradient =
-1.
Gambar simbol gerbang NAND

III. METODOLOGI

A. Alat dan Bahan

1. Kit praktikum gerbang logika NOR TTL dan Parameter


Gerbang Logika
2. 1 buah project board
3. Power Supply
4. Komponen IC gerbang logika 7400
5. Osiloskop dan generator sinyal
6. Kabel jumper secukupnya
7. 1 buah kabel BNC-BNC, 2 buah kabel BNC-Probe Kit /
BNC - jepit buaya / BNC - banana.
8. 2 buah kabel banana- banana / banana - jepit buaya merah
D. Gerbang OR dan hitam.

Gerbang OR memerlukan 2 atau lebih masukan ( input ) B. Langkah Kerja


untuk menghasilkan satu keluaran ( output ). gerbang OR
akan menghasilkan keluaran ( output 1) jika salah satu dari Percobaan 1A. Voltage Transfer Characteristic dan Noise
masukan ( input ) bernilai logika 1 dan juka ingin Margin dari IC 74LSO4
menghasilkan keluaran ( output ) logika 0, maka semua
masukan ( input ) harus bernilai logika 0. digunakan kit praktikum Parameter Gerbang
Logika Percobaan 1A, 1B

disetting keluaran generator sinyal menjadi


sinyal segitiga dengan frekuensi
maksimal1KHz dan tegangan puncak 5V

E. Voltage Transfer disambungkan output generator sinyal ke input


gerbang logika (IN)
Karakteristik static volatge transfer dari sebuah gerbang
logika adalah plot tegangan keluaran gerbang logika
dibandingkan tegangan masukan gerbang logika. Istilah
statik digunakan disini karena kita tidak memperhitungkan disambungkan kanal 1 osiloskop dengan input
faktor waktu yang diantaranya adalah waktu pada gerbang gerbang logika( IN)
logika. Dari karakteristik voltage transfer kita bisa
mendapatkan beberapa hal.
disambungkan kanal 2 osiloskop dengan output
F. Operating Point gerbang logika(OUT)
Merupakan nilai tegangan keluaran yang dihasilkan oleh
gerbang logika yang bisa diidentifikasi sebagai keluaran
disetting power supply pada tegangan 5V dan dicantumkan gambar yang didapat dan
sambungkan dengan VCC dan GND. tunjukkan pada gambar serta hitung nilai-nilai
(Nilai dan posisi VOL,VOH,VIL, dan VIH
dengan ketelitian 1 desimal ) berikut
disetting osiloskop dengan mode X-Y berdasarkan hasil pengamatan anda pada BCL

Nilai NMH dan NML yang anda dapatkan dari


dilihat keluaran osiloskop, apakah bentuknya percobaan berdasarkan rumus yang sudah
mirip dengan gambar referensi ataukah ada diberikan dan bandingkan dengan nilai yang
perbedaan. Tulis hasil dan langkah yang anda tertera pada datasheet.
kerjakan pada logbook anda.

dicatat hasil percobaan pada BCL anda

diulangi langkah 4-10 untuk inverter CMOS


4007

=Percobaan 1C. Delay Propagasi

digunakan kit praktikum Parameter Gerbang


Logika Percobaan 1C
Gambar 1-5 Bentuk rangkaian untuk percobaan 1a

Percobaan 1B. Mencari nilai NML dan NMH


disusunlah rangkaian seperti pada gambar
digunakan kit praktikum Parameter Gerbang dibawah dengan kondisi seluruh alat dimatikan
Logika Percobaan 1A, 1B

disambungkan power supply dengan VCC dan


digambarkan kembali pada log book anda GND kit praktikum
keluaran mode XY dari percobaan sebelumnya
pada tempat yang terpisah
dinyalakan power supply

dilakukan langkah berikut untuk inverter TTL


74LS04 diubah setting triggering menggunakan tombol
slope menjadi positive edge

ditukarkan posisi probe osiloskop kanal 1


dengan kanal 2 sehingga posisinya bertukar dari disetting setiap kanal input menjadi 1V/DIV .
percobaan 1 sambungkan ground channel1 dan channel 2
dan setting TIME/DIV ke posisi terendah
osiloskop yaitu 0.2 us
digambarkan pula sinyal tersebut secara manual
pada bidang gambar yang sama pada langkah 1
sehingga kedua gambar akan saling disetting keluaran generator sinyal menjadi
bertumpukan sinyal kotak dengan frekuensi 300KHz

ditampilkan keluaran dari kedua kanal sehingga


bentuk pulsa pada saat naik pada kanal 1 dan
kanal 2 bisa diamati secara utuh
Untuk logika High gunakan Vcc power supply
yang diset bernilai 5V, sedangkan untuk logika
digunakan tombol scale untuk memperbesar
LOW gunakan ground power supply
hasil yang didapatkan

diatur posisi vertical kedua sinyal sehingga


posisi 50% berada di sumbu X

digambarkan atau foto hasil yang didapatkan

diubah setting triggering menjadi negative edge


dan ulangi semua langkah diatas
Gambar 1-6 Bentuk rangkaian untuk percobaan 1d

Percobaan 1E. Rangkaian Kombinansional Sederhana


digunakan nilai tPLH dan tPHL yang
didapatkan untuk mencari tPD dan dibuatlah persamaan logika : Q = A + B,
tPD(average) menjadi persamaan yang hanya memuat operasi
NAND atau NOR saja

dirancang dan gambarkan rangkaiannya pada


dibandingkan tPD dan tPD(average) yang
logbook anda, kemudian buat rangkaiannya
didapatkan pada percobaan dengan rentang
dari IC CMOS 7400 yang tersedia pada
nilai yang tertulis pada datasheet project-board

diverifikasi fungsionalitas rangkaian anda


dengan memberikan kombinasi berbagai input
yang mungkin, catat dan bandingkan hasilnya
dengan tabel kebenaran

Gambar 1-5 Bentuk rangkaian untuk percobaan1c


dicatat semua hasil percobaan pada BCL anda
Percobaan 1D. Verifikasi Gerbang Logika
digunakan kit praktikum Parameter Gerbang Percobaan 1F. Gerbang Logika NOR TTL
Logika Percobaan 1D
digunakan kit praktikum Gerbang Logika NOR
TTL

digunakan salah satu kanal masukan osiloskop


untuk mengukur tegangan keluaran dari
gerbang logika yang akan diukur serta
dihubungkan VCC dan GND ke power suply 5
voltmeter pada pin OUT
V, hubungkan multimeter pada terminal OUT
untuk mengukur tegangan

dibuatlah tabel logika dari gerbang yang


dipakai dengan menvariasikan ketiga masukan
gerbang logika menggunakan tegangan dari diberikan input IN A, IN B, IN C logika 0
power supply (tegangan 0V), baca tegangan pada OUT
Tetapi sama halnya dengan percobaan pertama kami juga
mengalami kendala pada hasil yang di tampilkan oleh osiloskop,
diubah salah satu nilai input menjadi logika 1 dan garis yang di tampilkan oleh osiloskop juga tidak terlalu jelas
(tegangan 5V), baca tegangan pada OUT sehingga kami mengalami sedikit kesulitan.

1C. Delay Propagasi


diubah dua nilai input menjadi logika 1
(tegangan 5V), baca tegangan pada OUT. Tabel percobaan
Simbol Hasil (us)
TPLH 2,56 us
TPHL 1,88 us
diubah semua nilai input menjadi logika 1 tPd 2,56 us
(tegangan 5V), baca tegangan pada OUT
Perhitungan:
tPd (average) = TPLH + TPHL
2
= 1,88 + 2,56
IV. Data Hasil dan Analisis 2
= 2,22
1A. Voltage Transfer Characteristic dan Noise Margin dari IC
74LSO4 Analisis:
Pada percobaan 1C kami mendapatkan hasil yang di
tampilkan osiloskop yaitu TPLH =2,56 dan TPHL=1,88. Sehingga
kami mendapatkan hasil tPd (average)=2,22. Tetapi kami kesulitan
untuk mendapatkan celah atau delay pada percobaan ini, dan sama
halnya dengan percobaan sebelumnya terdapat kendala yang
samayang kami alami.

1D. Rangkaian Kombinasional Sederhana

 NOR
Analisis:
Pada Percobaan 1A ini, kelompok kami mendapat
beberapa kendala dan kami mendapatkan hasil yang terdapat
pada osiloskop seperti pada gambar millimeter block di atas,
namun pada osiloskop hasil yang ditampilkan masih terdapat
sedikit masalah seperti garis yang tidak beraturan atau tidak jelas.

1B. Mencari Nilai NML dan NMH


Tabel kebenaran
Tabel Percobaan A B A+B Q
0 0 0 0
Simbol Tegangan(V) 0 1 1 1
VOH 480 mV 1 0 1 1
VOL 4920 mV 1 1 1 1
VIH 2000 mV
VIL 1000 mV  NAND

Perhitungan :
NML = VIL- VOL
= 1000 mV – 4920 mV
= -3920 mV

NMH = VOH-VIH
= 480 mV – 2000 mV
= -1520 mV

Analisis:
Pada percobaan 1B ini, kami mendapatkan hasil data
pada osiloskop VOH=480 mV, VIH=2000 mV, VOL=4920 mV dan
VIL=1000 mV. Kemudian kami dapat menghitung NML dan NMH
dan mendapatkan hasil NML=-3920 mV dan NMH=-1520 mV.
Tabel kebenaran

A B A.A B.B Q
0 0 1 1 0
0 1 1 0 1
1 0 0 1 1
1 1 0 0 1

C. SIMPULAN

1. Ic yang digunakan pada praktikum membuktikan bahwa


input yang dimasukan dapat menjadi keluaran dalam
bentuk sinyal keluaran logis.
2. Hasil ketepatan dalam praktikum ini dapat dipengaruhi
oleh normal atau tidak nya alat yang digunakan oleh
praktikan
3. Dari praktikum kali ini juga membuktikan bahwa
gerbang logika memiliki Puncak tertinggi dnan juga titik
terndah , itu dapat terlihat setelah keluaran dari gerbang
logika dijadikan sinyal oleh Ic

D. REFERENSI

[1] Mahendra, Andika .Parameter gerbang logika.Institut


Teknologi Bandung.2011
[2] Modul 1 , praktikum sistem digital modul 1.parameter
gerbang logika
[3] https://www.webstudi.site/2016/10/gerbang-not-pembalik-
dan-penyangga.html
[4] https://m-edukasi.kemdikbud.go.id/medukasi/produk-files/
kontenonline/online2008/gerbanglogikadasar/mtnand.html
[5] Setiadi, Iskandar, 2012, parameter gerbang logika,
sekolah teknik elektro informatika.

Simbol Hasil (us)


TPLH 2,56 us
TPHL 1,88 us
tPd 2,56 us
LAMPIRAN

Anda mungkin juga menyukai