Anda di halaman 1dari 6

LAPORAN PRAKTIKUM

EE313 PRAKTIKUM SISTEM DIGITAL DAN MIKROPROSESOR

MODUL : 1

Voltage transfer characteristic dan noise margins dari ic 74LS04

NAMA : Muhammad Rizki Sulaeman

NIM : 2007412

KELOMPOK : 3, Toolbox no.28

HARI, TANGGAL : Kamis, 8 September 2022

WAKTU : 13.00 – 15.00

ASISTEN : Yusuf Ibnu Sidhiq

Dosen : Nurul Fahmi Arief Hakim, M.T.

LAB ELEKTRONIKA INDUSTRI

PROGRAM STUDI TEKNIK ELEKTRO

FAKULTAS PENDIDIKAN TEKNOLOGI DAN KEJURUAN

UNIVERSITAS PENDIDIKAN INDONESIA

2022
Modul 1
PARAMETER GERBANG LOGIKA
Muhammad Rizki Sulaeman (2007412) / Kelompok 3/ Kamis, 8 September 2022
Email : sulaemanrizki2103@gmail.com
Asisten/ Dosen : Yusuf Ibnu Sidhiq/ Nurul Fahmi Arief Hakim, M.T.
Abstrak— Gerbang logika merupakan rangakaian sinyal masukan juga dapat meminimalisir noise dan propagation
dan keluaran. Pemanfaatan gerbang logika sebagai contoh digunakan delay[1]
dalam IC CMOS dan TTL. Maka praktikum kali ini dilakukan dengan
tujuan untuk mengetahui karakteristik voltage transfer dan noise
margin sebuah IC CMOS dan TTL. Adapun beberapa langkah dan 2.1 Gerbang AND
alat praktikum diberikan dalam jobsheet. Hasil yang diperoleh dari Gerbang AND merupakan gerbang logika
prkatikum ini yakni dapat dipahami mengenai karakteristik dasar yang memiliki dua atau lebih sinyal
gerbang logika, karakteristik voltage transfer dan noise masukan dengan satu sinyal keluaran.
margin. Untuk memperoleh nilai karakteristik noise margin Sinyal keluaran akan tinggi jika semua
baik itu NML dan NMH diperlukan nilai dua tegangan input sinyal masukan tinggi. Gerbang AND juga
dan dua tegangan output sebagai operating point memiliki konsep seperti dua buah saklar
yang dipasangkan secara seri.
Keywords— Gerbang logika, CMOS,TTL, karakteristik voltage
transfer, noise margin 2.2 Gerbang OR
Gerbang OR merupakan gerbang logika
dasar yang memiliki dua atau lebih sinyal
I. PENDAHULUAN masukan dengan satu sinyal keluaran.
Gerbang logika merupakan rangkaian dengan satu atau lebih Sinyal keluaran akan tinggi jika semua
input sinyal (masukan) dan menghasilkan keluaran berupa sinyal masukan tinggi. Gerbang OR juga
sinyal High (1) atau Low (0). Gerbang logika juga secara memiliki konsep seperti dua buah saklar
yang dipasangkan secara paralel.
umum terbagi menjadi dua jenis yakni inverter dan gerbang
non inverter. Gerbang logika inverter terdiri dari gerbang 2.3 Gerbang NOT
NOT sedangkan gerbang logika non invereter terdiri dari Gerbang NOT merupakan gerbang logika
AND, NAND, OR, XOR, NOR, dan XOR. dasar yang memiliki sebuah sinyal masukan
dan sinyal keluaran. Sinyal keluaran akan
Pada praktikum kali ini dilakukan beberapa percobaan yang tinggi jika sinyal masukan rendah. Memiliki
bertujuan agar dapat memahami beberapa karakteristik dari konsep seperti sebuah saklar yang
dipasangkan secara paralel dengan lampu
gerbang logika diantaranya voltage transfer, noise margin,dan dan diserikan dengan sebuah resistor.
propagation delay.
2.4 Gerbang CMOS
. CMOS yang disingkat semikonduktor-
oksida-logam komplementer merupakan
II. TEORI DASAR sebuah chip (komponen berukuran kecil)
Gerbang Logika bertenaga baterai pada motherboard yang
menyimpan pengaturan BIOS dan
Gerbang logika adalah suatu fungsi logika yang memiliki memberikan daya saat komputer tidak
input dan output melalui fungsi operan logika tertentu. menyala. CMOS menawarkan kecepatan
Secara umum, sebuah gerbang logika memiliki input yang relatif tinggi, disipasi daya rendah,
dalam dua jenis logika, yaitu logika 1 (High) dan logika margin noise tinggi di kedua statusnya dan
0 (Low). Terdapat beberapa jenis dalam gerbang logika akan beroperasi pada berbagai sumber dan
yakni NOT (inverter), AND, OR, NAND, dan NOR. tegangan input (asalkan tegangan sumber
ditetapkan).
Gerbang logika dibuat oleh para praktisi biasanya
menggunakan gerbang NOT,NAND, dan NOR ,karena
memiliki beberapa keuntungan yakni jumlah transistor Karakteristik Voltage Transfer
lebih sedikit hal ini juga dimanfaatkan dalam Karakteristik static voltage transfer dari sebuah
pembuatan IC CMOS dan TTL. Keuntungan lainnya gerbang logika merupakan plot dari tegangan output
gerbang logika Vout dibandingkan dengan tegangan

2
input gerbang logika 𝑽𝑰𝑵. [2] atau LOW. Dengan menggunakan tegangan tersebut
beserta tegangan VOH dan VOL bisa didapatkan static
voltage noise margin untuk gerbang logika.[4]

Low noise margin : 𝑵𝑴𝑳 = 𝑽𝑰𝑳-𝑽𝑶𝑳

High noise margin: 𝑵𝑴H =𝑽𝑶𝑯 − 𝑽𝑰𝑯

III. METODOLOGI
Gambar 1: Karakteristik Voltage Transfer
Dari karakteristik voltage transfer bisa didaptakan a. Alat dan bahan:
beberapa hal:
1. Kit praktikum Gerbang Logika NOR TTL dan Parameter
1. Operating point. Gerbang Logika
merupakan nilai tegangan output yang dihasilkan oleh 2. 1 buah project board
gerbang logika keluarannya bisa bernilai LOW atau 3. Power Supply, Osiloskop dan Generator Sinyal
HIGH. Teganngan output bergantung pada tegangan 4. Komponen IC gerbang logika 7400
input maka untuk mendapatkan nilai HIGH operating 5. Osiloskop dan Generator Sinyal
point untuk output inverter, nilai LOW operating point 6. Kabel jumper secukupnya
harus menjadi inputan inverter 7. 1 buah Kabel BNC-BNC, 2 buah kabel BNC-Probe Kait
/ BNC-Jepit Buaya / BNC- Banana
2. Noise margin
8. 2 buah kabel Banana-Banana / Banana-Jepit Buaya
Adalah ukuran margin desain untuk memastikan merah dan hitam.
sirkuit berfungsi dengan baik dalam kondisi
tertentu. Sumber kebisingan termasuk lingkungan b. Prosedur praktikum:
operasi, catu daya, medan listrik dan magnet, dan Sebelum praktikum dilaksanakan, lakukan beberapa hal
gelombang radiasi. Aktivitas switching transistor pada berikut ini:
chip juga dapat menghasilkan noise yang tidak 1. Pastikan semua alat dan bahan sudah disiapkan
diinginkan. 2. Perhatikan datasheet tiap-tiap IC yang digunakan
Dalam gerbang logika noise margin bisa diartikan
pada modul ini, amati setiap pin pada IC
sebagai tegangan efektif dari satu atau lebih inputan
tersebut(letak VCC, GND, dan kaki input/output
gerbang logika yang ditambahkan atau dikurangi
Bisa datasheet IC).
terhadap tegangan normal. Tegangan normal adalah
tegangan titik operasi yang stabil. Noise margin juga 3. Periksa catu daya sebelum diberikan terhadap
dapat didefinisikan sebagai jumlah dari tegangan derau rangkaian, sesuaikan dengan TTL yang
efektif yang bisa ditoleransi oleh masukan tanpa dibutuhkan yaitu +5VDC. Kerusakan komponen
mengubah nilai output gerbang logika.[3] akibat tegangan yang tidak sesuai atau akibat
kesalahan letak input/output menjadi tanggung
jawab praktikan!
4. Periksa pemasangan IC pada rangkaian dengan
mengukur kaki tegangan catu daya(+5Vdan GND)
5. Periksa kabel-kabel dan konektor, gunakan
multimeter untuk melakukannya
6. Pada saat praktikum berlangsung, praktikan
Gambar 2: Noise margin karakteristik hendaknya memperhatikan hal-hal berikutini:
Agar mendapatkan nilai noise margin diperlukan dua 7. Matikan catu daya pada saat merangkai atau
nilai tegangan yang didapatkan dari grafik karakteristik mengubah rangkaian dan menggantiIC
transfer yaitu dua tegangan input yang memiliki 8. Periksa nilai VCC dan GROUND yang akan
gradient.Tegangan yang lebih rendah dapat disebut V diberikan ke pin IC.
input LOW yang dituliskan 𝑽𝑰𝑳 dan yang lebih tinggi
disebut V input HIGH yang dapat ditulis 𝑽𝑰𝑯. Kedua PERCOBAAN 1A: VOLTAGE RANSFER
tegangan ini adalah tegangan batas yang diperkirakan CHARACTERISTIC DAN NOISE MARGINS DARI IC
juga masih dikenali sebagai jenis input logika HIGH 74LS04

3
1. Gunakan kit praktikum Parameter Gerbang Logika 3. Pada Lakukan langkah berikut untuk inverter TTL
Percobaan 1A, 1B 74LS04
2. Setting keluaran generator sinyal menjadi sinyal 4. Tukarkan posisi probe osiloskop kanal 1 dengan
segitiga dengan frekuensi maksimal 1KHz dan kanal 2 sehingga posisinya bertukar daripercobaan
1 (kanal 1 terhubung dengan output IC dan kanal 2
tegangan puncak 5V, gunakan offset DC dengan
dengan input IC).
menarik knop OFFSET keluar terlebih dahulu dan 5. Sama seperti percobaan 1 dapatkan sinyal keluaran
memutarnya sehingga dihasilkan tegangan minimum inverter dalam mode XY.
keluaran adalah 0V. Gunakan port OUTPUT 6. Kemudian gambarkan pula sinyal tersebut secara
sebagai keluaran bukan port TTL/CMOS. Cek manual pada bidang gambar yang sama pada
keluaran sinyal generator menggunakan osiloskop langkah 1 sehingga kedua gambar akan saling
dengan mode coupling DC sebelum bertumpukan dan membentuk sepertipada gambar
1.
menyambungkannya dengan inverter karena
7. Pada laporan anda cantumkan gambar yang didapat
dapat merusakIC. dan tunjukkan pada gambar serta hitung nilai-nilai
3. Sambungkan output generator sinyal ke input berikut berdasarkan hasil pengamatan anda:
gerbang logika (IN). 8. Nilai dan posisi VOL,VOH,VIL, dan VIH dengan
4. Sambungkan kanal 1 osiloskop dengan input gerbang ketelitian 1 desimal (lihat referensi gambar 1)
logika( IN). 9. Nilai 𝑁𝑀𝐻 dan 𝑁𝑀𝐿 yang anda dapatkan dari
5. Sambungkan kanal 2 osiloskop dengan output percobaan berdasarkan rumus yang sudahdiberikan
gerbang logika(OUT) dan bandingkan dengan nilai yang tertera pada
6. Setting power supply pada tegangan 5V dan datasheet.
sambungkan dengan VCC dan GND. 10. Catat hasil percobaan pada BCL anda. Apa yang
7. Setting osiloskop dengan mode X-Y. Sebelum dapat anda simpulkan pada percobaan ini?
melakukan pengamatan atur posisi sinyalpada mode 11. Ulangi langkah 4-10 untuk inverter CMOS 4007
X-Y dengan menekan tombol GND pada kedua tempat yang terpisah.
kanal masukan hingga terlihat 1 titik kecil, tempatkan
titik yang terlihat pada tengah osiloskop/sumbu IV. HASIL DAN ANALISIS
koordinat(Jangan terlalu lama pada bentuk titik
ini!!). Setelah itu tekan tombol GND kembaliuntuk a. Hasil Percobaan
pengamatan bentuk sinyal. - IC TTL 7404
8. Lihat keluaran osiloskop, apakah bentuknya mirip
dengan gambar referensi ataukah ada perbedaan.
Tulis hasil dan langkah yang anda kerjakan pada
logbook anda. Cantumkan gambar yang didapat pada
laporan anda dan jelaskan yang bisa anda analisa dari
gambartersebut.
9. Catat hasil percobaan pada BCL anda.

Gambar 4 : Grarik sinyal IC TTL 7404

Gambar 3: Bentuk rangkaian untuk percobaan

PERCOBAAN 1B : MENCARI NILAI 𝑵𝑴𝑳 DAN


𝑵𝑴𝑯

1. Gunakan kit praktikum Parameter Gerbang Logika


Percobaan 1A, 1B Gambar 5:Sinyal IC TTL 7404 pada koordinat X
2. Gambarkan kembali pada log book anda keluaran dan Y
mode XY dari percobaan sebelumnya - IC CMOS 4049

4
Rangkaian IC TTL 7404 merupakan impelemntasi dari
gerbang logika NOT dan hasil dari percobaan gambar grafik
yang dihasilkan sama seperti teori mengenai voltage transfer
characteristic gerbang inverter.

- Mencari nilai NML dan NMH


NML = VIL- VOL = 1,5 -0,2 = 1,3 V
NMH = VOH - VIH
= 4,5 – 1,8 = 2,7 V

Gambar 6: Grafik sinyal IC CMOS 4909


IC CMOS 4909

Gambar 7: Sinyal IC CMOS 4909 pada koordinat X dan Y

Tabel 1: Perbandingan outout IC TTL 7404 dan IC CMOS


4909 berdasarkan percobaan Gambar 9: Grafik IC CMOC 4909 beserta nilainya
Output IC CMOS 4909 IC TTL 7404
Voh 4,7 V 4,5 V Pada IC CMOS 4909 bentuk grafiknya hampir mirip
Vol 0,7 V 0,2 V dengan IC TTL 7404 akan tetapi hanya bentuknya yang mirip,
Vil 2,5 V 1,5 V letak titik perubahan sinyalnya berbeda. Pada IC CMOS 4909
Vih 2,8 V 1,8 V titik stabil diatasnya(Voh) sebesar 4,7 V lalu mengalami
perubahan kebawah(Vil) sebesar 2,7 V. sinyal kemudian
b. Analisis bersiap untuk stabil lagi dibawah(Vol) sebesar 0,7 V dan
IC TTL 7404 selanjutnya sinyal stabil dibawah(Vih) sebesar 2,8 V.

- Mencari nilai NML dan NMH


NML = VIL- VOL = 2,5 -0,7 = 1,8 V
NMH = VOH - VIH
= 4,7 – 2,8 = 1,9 V

Gambar 8: grafik sinyal IC TTL 7404 beserta nilainya V. SIMPULAN


Meskipun IC TTL 7404 dan IC CMOS 4909
Pada percoaan IC TTL 7404 setelah perancangan akan mempunyai bentuk sinyal yang hampir mirip tapi titik stabil
menunjukan grafik sinyal pada osciloscope sesuai dengan dan turunnya berbeda. Titik ini akan berpengaruh pada nilai
gambar 5. Pada grafik sinyal tersebut kita dapat mendapatkan High Noice Margins(NMH) dan Low Noice Margins(NML).
informasi bahwa pada saat rangkaian diberikan tegangan yang IC 7404 dan IC 4909 memiliki karakteristik bentuk sinyal
maksimal 5V grafik menandakan sinyal stabil saat diatas yang sama dimana sinyal mulai stabil di atas kemudian sinyal
(Voh) sebesar 4,5 V kemudian sinyal membanting kebawah mengalami perubahan kebawah sampai menemukan titik
dan terjadi perubahan turun(Vil) sebesar 1,5 V. setelah sinyal untuk berisap stabil lagi. Pada IC CMOS 4909 bentuk sinyal
turun kebawah selanjutnya sinyal bersiap untuk stabil nya nya naik dulu sedikit dari awal sebelum turun kebawah.
lagi(Vol) sebesar 0,2 V yang selanjutnya sinyal kembali stabil Perbedaaan nilai stabil berpengaruh terhadap NML dan NMH
dibawah (Vih) sebesar 1,8 V. dimana untuk IC TTL 7404 memiliki nilai NMH sebesar 2,7
V dan NML sebesar 1,3 V, sedangkan untuk IC CMOS 4909

5
memilioki nilai NMH sebesar 1,9 V dan NML sebesar 1,8
V.

Berdasarkan hasil percobaan yang dihasilkan ada


juga faktor eksternal yang mempengaruhi bentuk sinyal. Yang
pertama posisi kabel berpengaruh saat pemasangan rangkaian
backboard. Ketika kabel dipasang terlalu jauh dengan ic atau
terlalu panjang maka bentuk sinyal akan terlihat sedikit kurang
rapi. Selanjutnya setelah pemasangan selesai, kabel jumper
ketika tercolek maka bentuk sinyal pada osciloscope pun akan
menjadi tidak jelas untuk sesaat dan akan jelas lagi ketika
kabel sudah stabil lagi.

VI. DAFTAR PUSTAKA


[1] Anjar, S. (2007). Mengenal Gerbang Logika ( Logic
Gate ). Ilmu Komputer
[2] Widianto, E. D. (2017). Pertemuan 1-Pendahuluan
Sistem Digital.
[3] https://www.electronics-tutorial.net/digital-logic-
families/noise-margin/, 14 September 2022,19.47
[4] https://www.electronics-tutorial.net/Digital-CMOS-
Design/CMOS-Inverter/Noise-Margin/, 14 September
2022, 19.51

Nama saya Muhammad Rizki Sulaeman lahir


dibandung 21 Januari 2003. Saya merupakan
anak ke-4 dari 4 bersaudara dan itu menjadikan
saya anak bungsu tentunya. Saya mempunyai
hobi membaca novel dan komik untuk mengisi
waktu kosong. Saat ini saya sedang menempuh
pendidikan sebagai mahasiswa Teknik Elektro di Universitas
Pendidikan Indonesia sebaggai tahun ke-3 semester 5.
Sebelum saya masuk ke UPI saya bersekolah di SMP PGII 2
Bandung dan SMA Alfa Centauri Bandung. Dalam hidup,
saya mempunyai prinsip untuk tidak menyukai hall yang
menyusahkan dan mencari suatu hal yang simple tapi
bermanfaat.

Anda mungkin juga menyukai