DAN D-FF
OLEH
ELEKTRO
POLITEKNIK NEGERI
BANDUNG 2022
KETERANGAN
1. Kelompok :2
ii
DAFTAR ISI
KETERANGAN....................................................................................................................................ii
DAFTAR ISI........................................................................................................................................iii
I. MAKSUD DAN TUJUAN PERCOBAAN.................................................................................4
II. DASAR TEORI........................................................................................................................4
III. ALAT-ALAT YANG DIPERGUNAKAN..............................................................................6
IV. LANGKAH KERJA DAN RANGKAIAN PERCOBAAN...................................................7
V. TABEL PERCOBAAN DAN FOTO PERCOBAAN...............................................................10
VI. ANALISA DATA.....................................................................................................................14
VII. KESIMPULAN........................................................................................................................14
DAFTAR PUSTAKA..........................................................................................................................14
iii
I. MAKSUD DAN TUJUAN PERCOBAAN
1. Mahasiswa dapat membuat rangkaian JK Flip Flop
2. Mahasiswa dapat memahami rangkaian JK Flip Flop dan JK FF-Modulus 4
3. Mahasiswa dapat membuktikan tabel kebenaran dari rangkaian JK Flip-Flop
1. JK Flip-Flop
i. JK flip-flop merupakan flip flop yang dibangun berdasarkan
pengembangan dari RS flip-flop. JK flip-flop sering diaplikasikan
sebagai komponen dasar suatu counter atau pencacah naik (up counter)
ataupun pencacah turun (down counter). JK flip flop dalam penyebutanya
di dunia digital sering di tulis dengan simbol JK -FF.
iii.
POLITEKNIK NEGERI BANDUNG
4
iv. Pada saat J tinggi dan K rendah, gerbang bawah tertutup dan pada saat J
dan K keduanya tinggi, kita dapat mengeset atau mereset flip-flopnya.
Untuk lebih jelasnya daat dilihat pada tabel kebenaran JK flip-flop
berikut.
5
2. IC 7476
6
IV. LANGKAH KERJA DAN RANGKAIAN PERCOBAAN
J K Clock Q ‘Q
0 0 0 0 1
0 0 1 0 1
0 1 0 0 1
0 1 1 0 1
1 0 0 1 0
1 0 1 1 0
1 1 0 1 0
1 1 1 1 0
7
4) Berdasarkan tabel data uji Cek LED menyala atau tidak
Clock J K Q ‘Q Keterangan
1 1
0 0
0 1
1 0
1 1
8
3) Berdasarkan tabel data uji Cek LED menyala atau tidak
Clock J K Q
1 1
1 1
4) Isi tabel data uji berdasarkan hasil percobaan apabila LED menyala Q = 1
dan apabila padam Q = 0.
5.
9
V. HASIL PERCOBAAN
1. Rangkaian JK-FF
Clock J K Q ‘Q Keterangan
1 1
0 0
10
0 1
1 0
11
1 1
Clk J K Q
1 1 0
1 1 1
12
3. Rangkaian Donw Counter JK-FF Modulus 4
Q1 Q0 Keterangan Clk
0 0 0
1 1 3
1 0 2
0 1 1
0 0 0
13
VI. ANALISA DATA
Pada praktikum kali ini telah dilakukan tiga kali percobaan, pada percobaan
pertama dilakukan percobaan pembuktian tabel kebenaran JK-FF. Pada rangkaian
ini terdapat kondisi toggle, dimana apabila pada pengimputan pertama bernilai
“n”, maka setelah pengimputan kedua dengan nilai yang sama, outputnya akan
berbeda. Ketika penulis melakukan percobaan ini hasil praktikum sama seperti
pada tabel kebenaran.
VII. KESIMPULAN
Dari praktikum kali ini penulis dapat menyimpulkan bahwa:
1. Penulis dapat membuat rangkaian JK-Flip Flop.
2. Penulis memahami rangkaian JK-FF dan JK-FF modulus.
3. Tabel kebenaran JK-FF dapat dibuktikan kesesuaiannya.
14