Anda di halaman 1dari 24

PRAKTIKUM TEKNIK DIGITAL

UNIT 5
FLIP FLOP
LABORATORIUM DASAR ELEKTRO

Muhammad Zidan abdillah


3332200101
TD-07

JURUSAN TEKNIK ELEKTRO


FAKULTAS TEKNIK
UNIVERSITAS SULTAN AGENG TIRTAYASA
2022
DAFTAR ISI

DAFTAR ISI.................................................................................................................... i
DAFTAR GAMBAR ...................................................................................................... ii
DAFTAR TABEL.......................................................................................................... iii
BAB I .............................................................................................................................. 1
1.1 Prosedur percobaan ............................................................................................... 1
1.1.1 Multivibrator Astabil...................................................................................... 1
1.1.2 Multivibrator Bistabil ..................................................................................... 1
1.1.3 RS Flip-Flop dengan Gerbang NAND ........................................................... 2
1.1.4 RS Flip-Flop dengan Gerbang NOR .............................................................. 3
1.1.5 JK Master Slave Flip-Flop ............................................................................. 4
1.1.6 D Flip-Flop..................................................................................................... 5
1.1.7 T Flip-Flop ..................................................................................................... 6
BAB II............................................................................................................................. 7
2.1 Tugas Pendahuluan ............................................................................................... 7
2.2 Tugas unit.......................................................................................................... 8
BAB III ......................................................................................................................... 10
3.1 Dasar Teori.......................................................................................................... 10
3.1.1 Jenis-jenis flip-flop ...................................................................................... 10
3.2 Analisis percobaan .............................................................................................. 10
3.2.1 Multivibrator Astabil.................................................................................... 11
3.2.2 Multivibrator Bistabil ................................................................................... 11
3.2.3 RS flip-flop NAND dan NOR ...................................................................... 12
3.2.4 JK master slave flip-flop .............................................................................. 14
3.2.5 D Flip-flop ................................................................................................... 15
3.2.6 T flip-flop ..................................................................................................... 17
BAB IV ......................................................................................................................... 19
4.1 Kesimpulan ......................................................................................................... 19
DAFTAR PUSTAKA ................................................................................................... 20

i
DAFTAR GAMBAR
Gambar 1. 1 Rangkaian multivibrator astabil ................................................................. 1
Gambar 1. 2 Rangkaian multivibrator Bistabil menggunakan JK filp flop .................... 2
Gambar 1. 3 Rangkaian Rs flip flop dengan gerbang NAND......................................... 3
Gambar 1. 4 Rs flip flop dengan gerbang NOR .............................................................. 3
Gambar 1. 5 Rangkaian JK master slave Flip flop.......................................................... 4
Gambar 1. 6rRangkaian D flip-flop ................................................................................ 5
Gambar 1. 7 Rangkaian T flip-flop ................................................................................. 6

Gambar 2. 1 Rangkaian JK flip-flop ............................................................................... 8


Gambar 2. 2 ilustrasi efek bouncing ............................................................................... 8

Gambar 3. 1 Rangkaian RS dengan gerbang logika NAND dan NOR ......................... 12


Gambar 3. 2 Rangkaian JKFF ....................................................................................... 14
Gambar 3. 3 JK FF ........................................................................................................ 15
Gambar 3. 4 D flip-flop ................................................................................................ 16
Gambar 3. 5 T FLIP FLOP ........................................................................................... 17

ii
DAFTAR TABEL
Tabel 1. 1 Multivibrator bistabil ..................................................................................... 2
Tabel 1. 2 Rs flip-flop dengan gerbang NAND .............................................................. 3
Tabel 1. 3 Rs flip-flop dengan gerbang NOR ................................................................. 4
Tabel 1. 4 Tabel Jk master slave flip-flop ....................................................................... 5
Tabel 1. 5 Tabel D flip-flop ............................................................................................ 6
Tabel 1. 6 Tabel T flip flop ............................................................................................. 6

Tabel 3. 1 tabel multivibrator bistabil ........................................................................... 11


Tabel 3. 2 RS FF ........................................................................................................... 13
Tabel 3. 3 D flip-flop .................................................................................................... 16
Tabel 3. 4 T Flip-flop .................................................................................................... 17

iii
BAB I
METODOLOGI PRAKTIKUM
1.1 Prosedur percobaan
Ada lima percobaan yang dilengkapi dengan pencatatan serta perubahan
kriertia didalamnya, Berikut pemaparan secara prosedural:

1.1.1 Multivibrator Astabil


1. Buat rangkaian sesuai dengan Gambar 5.1.

Gambar 1. 1 Rangkaian multivibrator astabil


2. Atur osiloskop untuk amplitudo (sumbu vertikal) 2V/DIV dan waktu
(sumbu horizontal) 20 ms/DIV.
3. Dan catat bentuk keluaran pada lampu dan osiloskop. Dari
osiloskop, tentukan besar amplitudo dan perioda sinyal.

1.1.2 Multivibrator Bistabil


1. Buat rangkaian sesuai Gambar 5.2.

1
2

Gambar 1. 2 Rangkaian multivibrator Bistabil menggunakan JK filp flop


2. Uji rangkain dengan memberikan masukan clock C1 pulsa satuan
positif sesuai Tabel 5.1.

C1 Q ̅
𝑸
0 1
1 0
0 1
1 0
Tabel 1. 1 Multivibrator bistabil
3. Catat bentuk keluaran pada Q dan
4. Buat kesimpulan dari percobaan ini.

1.1.3 RS Flip-Flop dengan Gerbang NAND


1. Buat rangkaian seperti pada Gambar 5.3.
3

Gambar 1. 3 Rangkaian Rs flip flop dengan gerbang NAND


2. Lengkapi Tabel 5.2.

R S Q ̅
𝑸
0 1 1 0
0 0 1 1
1 1 0 1
1 0 0 1
Tabel 1. 2 Rs flip-flop dengan gerbang NAND
1.1.4 RS Flip-Flop dengan Gerbang NOR
1. Buat rangkaian seperti pada Gambar 5.4.

Gambar 1. 4 Rs flip flop dengan gerbang NOR


4

2. Lengkapi Tabel 5.3.


R S Q ̅
𝑸
0 1 1 0
0 0 1 0
1 1 0 0
1 0 0 1
Tabel 1. 3 Rs flip-flop dengan gerbang NOR
3. Dari kedua percobaan di atas, ambil kesimpulan yang Anda peroleh.
 Kondisi terlarang untuk RS Flip-Flop gerbang NAND adalah R =....
S = ....
 Kondisi terlarang untuk RS Flip-Flop gerbang NOR adalah R = ….
S = ….
 Kondisi latch untuk RS Flip-Flop gerbang NAND adalah R = …. S
= ….
 Kondisi latch untuk RS Flip-Flop gerbang NOR adalah R = …. S =
….
 Kondisi Q dan 𝑸
̅ selalu berlawanan.

1.1.5 JK Master Slave Flip-Flop


1. Atur PULSE GENERATOR pada posisi MANUAL PULSE dan

posisi saklar pada posisi


2. Buat rangkaian seperti Gambar 5.5.

Gambar 1. 5 Rangkaian JK master slave Flip flop


5

3. Lengkapi tabel berikut ini:


J K C1 Q ̅
𝑸
1 0 1 0
1 1 0 1
1 0 1 0
0 0 1 0
0 1 0 1
0 0 0 1
1 0 1 0
1 1 M 0 1
1 1 1 0
0 0 1 0
0 1 0 1
Tabel 1. 4 Tabel Jk master slave flip-flop
4. Buat kesimpulan percobaan ini.

1.1.6 D Flip-Flop
1. Aturlah PULSE GENERATOR pada posisi MANUAL PULSE dan

posisi saklar pada posisi .

2. Buat rangkaian seperti Gambar 5.6.

Gambar 1. 6rRangkaian D flip-flop


3. Lengkapi tabel berikut:
S R I/O C1 Q ̅
𝑸
6

1 0 X 0 1
0 1 X 1 0
1 1 1 1 0
1 1 1 1 0
1 1 0 0 1
1 1 0 0 1
1 1 1 1 0
1 1 0 0 1
Tabel 1. 5 Tabel D flip-flop
4. Buat kesimpulan dari percobaan ini.

1.1.7 T Flip-Flop
Rangkaian T (toggle) flip-flop dapat dibangun dengan D flip-flop.
1. Buat rangkaian seperti Gambar 5.7.

Gambar 1. 7 Rangkaian T flip-flop


2. Lengkapi tabel berikut:
C1 Q ̅
𝑸
0 1
1 0
0 1
1 0
Tabel 1. 6 Tabel T flip flop
3. Buat kesimpulan dari percobaan ini.
BAB II
TUGAS
2.1 Tugas Pendahuluan
1. Sebutkan pengertian dari rangkaian sekuensial!
Jawab:
Rangkaian sekuensial adalah rangkaian yang kondisi keluaranya
dipengaruhi oleh kondisi masukan dan keluaran sebelumnya atau
dapat juga dikatakan rangkaian yang bekerja berdasarkan urutan
waktu.
2. Sebutkan pengertian dari flip flop!
Jawab:
Flip-flop merupakan suatu rangkaian elektronika yang memiliki dua
kondisi stabil dan dapat digunakan untuk menyimpan informasi.
3. Sebutkan jenis-jenis flip-flop yang anda ketahui!
Jawab;
 JK flip-flop
 RS flip-flop
 D flip-flop
 CRS flip-flop
 T flip-flop
4. Sebutkan pengaplikasian flip-flop pada kehidupan sehari”!
Jawab:
 Pada Counter
 Runing LED
 Lampu lalu lintas
5. Gambarkan rangkaian dari JK flip-flop!
Jawab:

7
8

Gambar 2. 1 Rangkaian JK flip-flop

2.2 Tugas unit

1. Jelaskan apa yang dimaksud dengan kondisi racing pada Flip-Flop!


Jawab:
Kondisi racing sendiri terjadi apabila SR memiliki nilai 1,1, karena
kondisi ini mengakibatkan keluaran Q tidak pasti, tergantung sinyal
mana yang datang lebih cepat.
2. Jelaskan apa yang dimaksud dengan efek bouncing dan cara
menanggulanginya!
Jawab:

Gambar 2. 2 ilustrasi efek bouncing


9

Dari gambar yang ada diatas terlihat jelas dissat terjadi perubahan
tombol dari logika 0 ke 1, atau dari logika 0 ke 1 akan terjadi bouncing
berulang-ulang selama 0.01 hingga 100 milidetik. Mikrokontroler akan
menganggap terjadi perubahan berkali-kali. Sinyal yang berulang inilah
yang disebut bouncing. Pada umumnya masalah bouncing ini terjadi
dalam rangkaian digital electronic. Pada saat menutup sebuah switch,
kontak yang digerakan secara mekanis menimbulkan getaran yang dapat
diatasi dengan cara menggunakan rangkaian RC yang akan menekan
terjadinya perubahan tegangan secara cepat. Karena waktu bouncing
sendiri dinyatakan, nilai-nilai komponen bisa bervariasi.

3. Apakah keuntungan dan kerugian menggunakan JK master slave ff!


Jawab:
 Kelebihan nya yaitu tidak mempunyai kondisi terlarang yang
artinya berapapun input yang diberikan asal ada clock maka
akan terjadi perubahan pada output.
 Kelemahan nya yaitu apabila input JKFF dan clock berubah
pada saat yang hamper bersmaan, maka akan menimbulkan
kerancuan pada outputnya.
4. Buatlah rangkaian yang setara dengan 1 TFF hanya dengan
menggunaka JKFF!
Jawab:
BAB III
ANALISIS

3.1 Dasar Teori


Flip-flop adalah suatu rangkaian elektronika yang memiliki dua kondisi
stabil dan dapat digunakan untuk menyimpan informasi. Flip Flop merupakan
pengaplikasian gerbang logika yang bersifat Multivibrator Bistabil. Dikatakan
Multibrator Bistabil karena kedua tingkat tegangan keluaran pada Multivibrator
tersebut adalah stabil dan hanya akan mengubah situasi tingkat tegangan
keluarannya saat dipicu (trigger). Flip-flop mempunyai dua Output (Keluaran)
yang salah satu outputnya merupakan komplemen Output yang lain.

3.1.1 Jenis-jenis flip-flop


Rangkaian Flip-flop pada umumnya dapat dibagi menjadi beberapa jenis,
yaitu :

a.S-R Flip-flop
b. D Flip-flop
c. T Flip-flop
d. JK Flip-flop
3.2 Analisis percobaan
Pada analisa percobaan kali ini diharapkan dapat menjadi dasar pemahaman
dalam praktikum teknik digital untuk unit selanjutnya. Kemudian dapat mampu
meningkatkan pengaplikasian teknik digital ini sendiri terutama pada sub bab
filp-flop sendiri. Dari pemaparan yang ada diatas sendiri sedikit dibahas
gambaran umum mengenai flip-flop dan juga jenisnya dan juga menjelaskan
bagaimana hubungan Antara flip-flop dengan multivibrator. Pada analisa yang
akan disampaikan akan di bahas mengenai multivibrator dan dilanjutkan dengan
analisa dari jenis-jenis Flip-flop.

10
11

3.2.1 Multivibrator Astabil


Multivibator astabil adalah suatu rangkaian yang keadaan pada
keluaranya tidak mungkis dapat stabil terhadap satu keadaan. Akan tetapi
berubah secara berulang dan terus menerus dari keadan 0 sampai dengan
keadaan 1 berulang secara bergantian. Multivibrator astabil juga dapat
digunakan sebagai osilator yang dapat menghasilkan gelombang square atau
kotak.

hal ini bisa kita lihat di dalam percobaan ini yang dimana nilai Q dan
Q’ dapat berubah ubah seperti yang terlihat di dalam osiloskop percobaan.
Disaat percobaan awal memiliki hambatan sebesar 1K ohm dan yang kedua
10K ohm. Ketika diatur sebesar 1K, terjadi perubahan bentuk sinyal yang
sangat banyak. Sedangkan ketika besar hambatan nya 10K, hanya ada
beberapa perubahan pada bentuk sinyal, jadi sinyal yang dapat dibentuk
sangat sedikit.

3.2.2 Multivibrator Bistabil


Multivibrator bistabil sendiri merupakan jenis multivibrator yang
memiliki output yang terdiri dari dua keadaan stabil. Rangkaian multivibrator
bistabil sendiri akan berpindah dari keadaan yang satu ke keadaan yang lain
ketika pulsa pemicu yang sesuai diterapkan. Yang artinya, pada multivibrator
bistabil ini sendiri, ketika satu keadaan stabil dapat dipertahankan sampai
diberikan pulsa atau juga sinyal pemicu (trigger). Agar lebih jelas dalam
memahami multivibrator ini maka kita sajikan data pada tabel dibawah ini.

C1 Q ̅
𝑸
0 1
1 0
0 1
1 0
Tabel 3. 1 tabel multivibrator bistabil
12

3.2.3 RS flip-flop NAND dan NOR


Rs flip-flop sendiri memiliki dua input diantaranya S (set) dan R (reset)
yang kemudian akan menghasilkan dua output juga yaitu Q dan Q’. seperti
yang terlihat pada gambar 1.3 dan 1.4 yang dimana terdapat dua macam jenis
yang kemudian akan kita uji keduanya. Diantaranta adalah Rs flip-flop
dengan gerbang NOR dan gerbang NAND yang kemudian akan kita analisa
hubungan dari kedua gerbang tersebut. Agar lebih memudahkan dalam
memahami RS flip-flop sendiri, maka kita berikan simulasi dari rangkaian
logika dibawah ini.

Gambar 3. 1 Rangkaian RS dengan gerbang logika NAND dan NOR


Dari hasil simulasi dan juga saat praktikum diperoleh hasil seperti
yang tertera pada tabel dibawah. Keterangan keadaan a (setting), b (reset),
c (terlarang), dan d adalah (memori).

INPUT NOR NAND Keadaan


SET RESET Q Q’ Q Q’ NOR NAND
1 0 1 0 0 1 a b
0 1 0 1 1 0 b a
1 1 0 0 1 0 c d
13

0 0 0 1 1 1 d c

Tabel 3. 2 RS FF

Dari data yang tertera diatas, bisa kita lihat bahwa secara gambaran
umum nilai output yang dihasilkan dari RS FF menggunakan gerbang
NOR selalu bernilai sebaliknya dari RSFF dengan gerbang NAND. Hal
tersebut juga berlaku jika kita menganalisa lagi lebih spesifik
menggunakan output dari NAND dan NOR. Dimana nilai Q selalu
memiliki nilai yang sama dengan S, akan tetapi Q’ selalu sama dengan
nilai R. namun sedikit berbeda dengan NOR yang dimana Q nilai nya
selalu sama dengan R, sedangkan Q’ nya selalu sama nilainya dengan S.
hal ini dapat dijelaskan menggunakan parameter output dengan situasi
keadaan yang dimana:

Setting ketika Q = 1 dan Q’= 0


Reset ketika Q =1 dan Q’= 0
Memori disaat Q dan Q’ mengikuti nilai output sebelumya
Terlarang jika,
o NAND saat Q = Q’=1
o NOR saat Q = Q’= 0

Dari penijauan diatas jika kita coba tinjau satu demi satu
dapat kita klarifikasikan

Kondisi Set jika


o S = 1 dan R = 0 (NOR)
o S = 0 dan R = 1 (NAND)
Kondisi Reset jika
o S = 0 dan R = 1 (NOR)
o S = 1 dan R = 0 (NAND)
14

Kondisi Memori jika


o S = 0 dan R = 0 (NOR)
o S = 1 dan R = 1 (NAND)
- Kondisi Terlarang jika
o S = 1 dan R = 1 (NOR)
o S = 0 dan R = 0 (NAND)

Ketika disaat kondisi memori sendiri pada gerbang logika NAND dalam
percobaan sebelumnya mengujikan kondisi output disaat R = 0 dan S = 1,
jadi ketika saat penginputan R = S = 1 hasil keluaranya merupakan nilai yang
diperoleh ketika R =0 dan S =1 yaitu Q =1 sedangkan Q’ nya bernilai 0.
Begitupun juga pada NOR ketika hasil dari Q = 0 dan Q’ = 1 dikarenakan
saat percobaan sebelumnya kita mengujikan input saat Q = 0 dan Q’ = 1dan
penginputan R = S = 1 dimasukan.

3.2.4 JK master slave flip-flop


Jk flip-flop sendiri bisa dikatakan sebagai pengembangan dari RSFF.
Perbedaan nya terdapat pada jumlah inputan, pada JKFF sendiri jumlah
inputan yang masuk terdapat tiga input, jaitu J,K dan juga Clock. Clock
sendiri berfungsi sebagai pengontrol dalam mengatur proses dari JKFF
supaya dapat bekerja bersamaan. Akan tetapi secara output JKFF memiliki
jumlah yang sama dengan RSFF yaitu dua input. Supaya dapat lebih
mempermudah pemahaman mengenai JKFF maka kita sajikan gambar
simulasi rangkaian JKFF itu sendiri seperti pada gambar dibawah ini.

Gambar 3. 2 Rangkaian JKFF


15

Hasil dari simulasi dan juga praktikum diperoleh hasil sebagai berikut ini.
Dengan menggunakan keterangan saat keadaan A (setting), B (reset), C
(toogle), dan D (memori).

No INPUT Output Keadaan


Percobaan J K Clock Q Q’
1 1 0 1 1 0 A
2 1 0 0 1 0 A
3 1 1 1 0 1 C
4 1 1 0 1 0 C
5 0 0 1 1 0 E
6 0 0 0 1 0 E
7 0 1 1 0 1 B
8 0 1 0 0 1 B
Gambar 3. 3 JK FF
Dalam percobaan ini kondisi set diperoleh disaat clock bernilai 1 ataupun 0
yang menghasilkan kondisi set ketika J = 1 dan K = 0. Sedangkan kondisi reset
diperoleh disaat J = 0 dan K = 1 disaat nilai berapapun keluar pada clock. Kondisi
toogle sendiri memiliki nilai yang dapat berubah-ubah disaat nilai clock
dimainkan berapapun, disini ketika J = 1 dan K = 1. Sedangakn kondisi memori
atau nilai Q dan Q’ tidak terdapat perubahan disaat clock dengan nilai berapapun
yang ketentuanya J = K = 0.

Sesuai dengan rangkaian yang diuji. Ketika kondisi SET dan RESET (tanpa
melibatkan clock) output yang dihasilkan Q dan Q’ memiliki nilai yang serupa
secara besar nilai pada output dangan RS FF menggunakan gerbang NOR. Hal
inilah yang menjadi dasar alasan mengapa praktikan menyebutkan bahwa JKFF
sendiri merupakan sebuah pengembangan dari rangkaian RSFF.

3.2.5 D Flip-flop
16

D flip-flop dapat dibangun menggunakan JKFF dengan sedikit


modifikasi penambanhan gerbang NOT sebagai inverter yang akan
menghasilkan input baru yaitu input D. informasi data yang berada di dalam
input D akan disimpan di dalam output Q jika input clock Cp hanya memiliki
1 pulsa. Akan tetapi, ketika clock Cp kondisinya 0 maka perubahan informasi
yang ada pada input D tidak akan berpengaruh pada output Q sampai kondisi
Cp 1 bisa kembali. Agar lebih memudahkan maka kita sajikan rangkaian
simulasi seperto gambar dibawah ini.

Gambar 3. 4 D flip-flop
Hasil dari simulasi dan juga praktikum maka diperoleh hasil seperti
berikut. Dengan keterangan keadaan nya A = setting, B = reset, C = memori, dan
D = toogle.

Input Output Kondisi


D Clock Q Q’
1 1 1 0 A
1 0 1 0 C
0 1 0 1 B
0 0 1 1 C
Tabel 3. 3 D flip-flop
Sesuai dengan table yang ada diatas dapat disimpulkan bahwa terdapat
beberapa hal yang jadi perhatian yang dapat juga dikatakan sebagai ciri khas dari
D flip-flop. Yang pertama adalah nilai Q selalu mengikuti besar nilai pada input
yang diberikan kepada D. kedua, sesuai dengan tabel yang ada diatas dapat kita
pastikan bahwasanya pada D flip-flop sendiri tidak terdapat kondisi terlarang
17

yang dimana Q memiliki nilai yang besarnya sama dengan Q’. yang ketiga adalah
ketika clock bernilai 0 maka sudah bisa dipastikan bahwa outputnya akan
menghasilkan keadaan memori.

3.2.6 T flip-flop
T flip-flop sendiri merupakan rangkaian flip-flop yang dibuat menggunakan
JKFF yang kedua input nya disatukan. Hal tersebut akan menghasilkan flip-flop
yang memiliki ciri khas membalik output sebelumnya apabila inputnya tinggi
dan outputnya tetap jika inputnya rendah. Agar dapat lebih mudah dalam
memahami TFF maka kita sajikan simulasi rangkaian dari T flip flop sendiri.

Gambar 3. 5 T FLIP FLOP

Hasil dari simulasi dan juga praktikum maka diperoleh hasil seperti berikut.
Dengan keterangan keadaan nya A = setting, B = reset, C = memori, dan D =
toogle.

CL Q Q’ Kondisi
0 1 D
1 0 D
0 1 D
1 0 D
Tabel 3. 4 T Flip-flop
Dari table yang ada diatas dapat kita simpulkan bahwa fungsi dari rangkaian
T flip-flop sendiri adalah untuk menghasilkan output toogle atau berubah ubah.
18

Hal ini dikarenakan outputnya sendiri tidak bisa dikatakan bahwa dapat
menghasilkan kondisi set dan juga reset dikarenakan ketika clock berjalan output
yang dihasilkan tidak memiliki kepastian tetap.
BAB IV
PENUTUP

4.1 Kesimpulan
Pada praktikum unit 5 ini kita dapat menarik kesimpulan yang akan menjawab
tujuan percobaan sebagai berikut ini:

1. RSFF mempunyai dua macam gerbang logika penyususn Antara lain


NOR dan NAND. Akan tetapi kondisi yang diperoleh tetap sama.
2. JKFF tidak memiliki kondisi terlarang akan tetapi memiliki kondisi
toogle.
3. DFF memiliki nilai output Q yang bisa kita atur nilainya menggunakan
peraturan input D (D = Q)
4. TFF merupaka flip-flop yang dapat menghasilkan nilai berubah ubah,
yang juga dapat dikatakan output nya menghasilkan kondisi toogle.
5. Multivibrator astabil tidak memiliki kondisi stabil.
6. Multivibrator bistabil memilik dua kondisi stabil yang contoh
penggunaanya terdapat didalam rangkaian flip-flop yang sudah diujicoba.

19
DAFTAR PUSTAKA
[1] Munarto Rim, dan Asisten Laboratorium Telekomunikasi JTE
UNTIRTA.(2022). ”Flip-Flop”. In Modul Praktikum Teknik
Digital.Cilegon, Universitas Sultan Ageng Tirtayasa Fakultas
Teknik, 2022, pp. 28- 32
[2] Mochammad Haldi Widianto, 23 desember 2019. [Online].
Available: https://binus.ac.id/bandung/2019/12/flip-flop-dan-jenis-
jenisnya/#:~:text=RS%20Flip%2DFlop,%2F%20outputyaitu%20
Q%20dan%20Q%60. [Accessed: Maret. 23 2022]

Anda mungkin juga menyukai